电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3P1000-FGG144YC

产品描述Field Programmable Gate Array,
产品类别可编程逻辑器件    可编程逻辑   
文件大小8MB,共154页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

A3P1000-FGG144YC概述

Field Programmable Gate Array,

A3P1000-FGG144YC规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microsemi
Reach Compliance Codecompliant
JESD-609代码e1
湿度敏感等级3
峰值回流温度(摄氏度)260
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
处于峰值回流温度下的最长时间30

文档预览

下载PDF文档
Revision 5
Automotive ProASIC3 Flash Family FPGAs
Features and Benefits
Extended Temperature AEC-Q100–Qualified Devices
• Grade 2: –40°C to 105°C T
A
(115°C T
J
)
• Grade 1: –40°C to 125°C T
A
(135°C T
J
)
• PPAP Documentation
Low Power
• 1.5 V Core Voltage
• Support for 1.5-V-Only Systems
• Low-Impedance Flash Switches
High-Performance Routing Hierarchy
• Segmented, Hierarchical Routing and Clock Structure
• High-Performance, Low-Skew Global Network
• Architecture Supports Ultra-High Utilization
Firm-Error Immune
• Only Automotive FPGAs to Offer Firm-Error Immunity
• Can Be Used without Configuration Upset Risk
Advanced I/O
700 Mbps DDR, LVDS-Capable I/Os
1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
Bank-Selectable I/O Voltages—up to 4 Banks per Chip
Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V, 3.3 V PCI / 3.3 V PCI-X, and LVCMOS
2.5 V / 5.0 V Input
Differential I/O Standards: LVPECL, LVDS, B-LVDS, and
M-LVDS (A3P250 and A3P1000)
I/O Registers on Input, Output, and Enable Paths
Hot-Swappable and Cold-Sparing I/Os
Programmable Output Slew Rate and Drive Strength
Weak Pull-Up/-Down
IEEE 1149.1 (JTAG) Boundary Scan Test
Pin-Compatible Packages across the Automotive ProASIC
®
3
Family
High Capacity
• 60 k to 1 M System Gates
• Up to 144 kbits of SRAM
• Up to 300 User I/Os
Reprogrammable Flash Technology
• 130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS
Automotive Process
• Instant On Level 0 Support
• Single-Chip Solution
• Retains Programmed Design when Powered Off
On-Chip User Nonvolatile Memory
• 1 kbit of FlashROM with Synchronous Interface
High Performance
• 350 MHz System Performance
• 3.3 V, 66 MHz 64-Bit PCI
Clock Conditioning Circuit (CCC) and PLL
• Six CCC Blocks, One with an Integrated PLL
• Configurable Phase Shift, Multiply/Divide, Delay Capabilities,
and External Feedback
• Wide Input Frequency Range (1.5 MHz up to 350 MHz)
In-System Programming (ISP) and Security
• ISP Using On-Chip 128-Bit Advanced Encryption Standard
(AES) Decryption via JTAG (IEEE 1532–compliant)
• FlashLock
®
Designed to Provide High-Level Security for FPGA
Contents (anti-tampering)
SRAMs
• Variable-Aspect-Ratio 4,608-Bit RAM Blocks (×1, ×2, ×4, ×9,
and ×18 organizations available)
Table 1 • Automotive ProASIC3 Product Family
ProASIC3 Devices
System Gates
VersaTiles (D-flip-flops)
RAM kbits (1,024 bits)
4,608-Bit Blocks
FlashROM Bits
Secure (AES) ISP
Integrated PLL in CCCs
VersaNet Globals1
I/O Banks
Maximum User I/Os
Package Pins
VQFP
FBGA
QFN
2
A3P060
60 k
1,536
18
4
1k
Yes
1
18
2
96
VQ100
FG144
A3P125
125 k
3,072
36
8
1k
Yes
1
18
2
133
VQ100
FG144
QNG132
A3P250
250 k
6,144
36
8
1k
Yes
1
18
4
157
VQ100
FG144, FG256
QNG132
A3P1000
1M
24,576
144
32
1k
Yes
1
18
4
300
FG144, FG256, FG484
Notes:
1. Six chip-wide (main) globals and three additional global networks in each quadrant are available.
2. QFN packages are available as RoHS compliant only.
January 2013
© 2013 Microsemi Corporation
I
基于msp430f5529平台的高量程数字频率计,测频的地方可以不用FPGA吗?
求教呀,想直接在MSP430平台上直接实现频率计的功能,频率测量指标能够达到1M,请教大神。。。...
fuxin5682189 微控制器 MCU
请求推荐视频采集卡
我想使用嵌入式计算机,通过视频采集卡采集摄像机的视频,同时搭建一个采集压缩系统。 请先推荐一款能工作于MiniPCI的视频采集卡。 ...
鬼c^舞 嵌入式系统
10 bit 串口控制的模数转换器(MS1549)
10 bit 串口控制的模数转换器(MS1549) 产品描述 MS1549是一个10位开关电容器,逐次逼近型的AD转换 器。这个芯片有2个数字输入端,1个三态输出口(CS),1个 I/O CLOCK端口和1个数字输出 ......
XBWIcSales 国产芯片交流
MSP430学习笔记之七:IO口中断
MSP430中断嵌套机制 (1) 430默认的是关闭中断嵌套的,除非你在一个中断程序中再次开总中断EINT。 (2) 当进入中断程序时,只要不在中断中再次开中断,总中断是关闭的,此时来中断不管是比 ......
ddllxxrr 微控制器 MCU
AD10 原理图报错
现在用AD10画原理图,元器件重名的时候不会再器件旁边画红色波浪线警告了,AD6.9是有的,为什么啊?是要设置什么规则吗?自己摸索了下在project option里面设置了没反应,求助...
elvike PCB设计
GD32E231 DIY之四:软件构架
本帖最后由 李百仪 于 2019-5-18 20:38 编辑 414069 软件构架: 1、固件库文件:GD32E23x_Firmware_Library 2、驱动层配置:DriverConfig 芯片外设配置。 3、驱动层接口:DriverInterf ......
李百仪 GD32 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2290  648  2015  2471  2581  47  14  41  50  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved