电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KA364M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 364MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KA364M000DGR概述

CMOS/TTL Output Clock Oscillator, 364MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KA364M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率364 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
AD_conversion程序最后定型
有钱的土豪爽个铜板吧 要说一开始写这段程序时,是拿着一本书抄了段,运行之后发现居然是用八个LED显示,和自己想象的相差太远。于是又准备着手用数码去显示,这最大的总是就是将十六进制的 ......
windirection Microchip MCU
DSP芯片的原理和开发应用(1)
第1章 概 述 1.1 引 言 数字信号处理(Digital Signal Processing,简称DSP)是一门涉及许多学科而又广 泛应用于许多领域的新兴学科。20世纪60年代以来,随着计算机和信息技术的 ......
keyan DSP 与 ARM 处理器
我的MSP432 launchpad 扩展板 之 电容触摸板 终于调通啦 (附电容触摸按键原理简介)
本帖最后由 anqi90 于 2016-1-14 22:36 编辑 很久之前弄的这个MSP432 launchpad 扩展板上做了一个电容按键矩阵的触摸板 当时只是按照设想的做的,能不能用还真没底 结果板子做出来以后 ......
anqi90 微控制器 MCU
有没人能说下IC DESING USING FPGA的流程呢?
有没人能说下IC DESING USING FPGA的流程呢?谢谢...
howard.wu FPGA/CPLD
远距离供电时带载能力如何计算?
我用一个输出10A,27.6V的开关电源通过电缆连接了几个探测器,探测器里用开关电源芯片来转换成5V给单片机及其他东西供电(单个24V时工作电流为52mA,功耗算做1.3W)。电缆用的0.3平方的线,线阻 ......
liyancao001 电源技术
如何读取和写入FLASH数据?
本人处学ARM2119,请给个例子看看怎样读写FLASH,有什么参考书看看吗?谢谢! 我的邮箱是hunanchangde_wei@sohu.com...
leon32455 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2390  1586  2914  238  2557  32  30  39  9  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved