电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V424L12YG8

产品描述Standard SRAM, 512KX8, 12ns, CMOS, PDSO36, 0.400 INCH, ROHS COMPLIANT, PLASTIC, SOJ-36
产品类别存储    存储   
文件大小85KB,共9页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT71V424L12YG8概述

Standard SRAM, 512KX8, 12ns, CMOS, PDSO36, 0.400 INCH, ROHS COMPLIANT, PLASTIC, SOJ-36

IDT71V424L12YG8规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码SOJ
包装说明SOJ,
针数36
Reach Compliance Codecompli
ECCN代码3A991.B.2.A
最长访问时间12 ns
JESD-30 代码R-PDSO-J36
JESD-609代码e3
长度23.495 mm
内存密度4194304 bi
内存集成电路类型STANDARD SRAM
内存宽度8
功能数量1
端子数量36
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织512KX8
封装主体材料PLASTIC/EPOXY
封装代码SOJ
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度3.683 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式J BEND
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (512K x 8-Bit)
Features
Description
IDT71V424S
IDT71V424L
512K x 8 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise
Equal access and cycle times
— Commercial and Industrial: 10/12/15ns
Single 3.3V power supply
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
TTL-compatible
Low power consumption via chip deselect
Available in 36-pin, 400 mil plastic SOJ package and
44-pin, 400 mil TSOP.
The IDT71V424 is a 4,194,304-bit high-speed Static RAM organized
as 512K x 8. It is fabricated using high-perfomance, high-reliability CMOS
technology. This state-of-the-art technology, combined with innovative
circuit design techniques, provides a cost-effective solution for high-speed
memory needs.
The IDT71V424 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V424 are TTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V424 is packaged in a 36-pin, 400 mil Plastic SOJ and 44-
pin, 400 mil TSOP.
Functional Block Diagram
A
0
A
18
ADDRESS
DECODER
4,194,304-BIT
MEMORY ARRAY
I/O
0
- I/O
7
8
I/O CONTROL
8
8
WE
OE
CS
CONTROL
LOGIC
3622 drw 01
SEPTEMBER 2013
1
©2013
Integrated Device Technology, Inc.
DSC-3622/10
车用涡轮增压器的轻量化技术
涡轮增压器可以不改变发动机的排量而提高其动力性能,但却存在涡轮滞后现象。为了提高其加速性能,减少涡轮滞后,必须降低旋转体的惯性矩,而最有效的办法是减轻旋转体的质量。因此,许多国家都 ......
frozenviolet 汽车电子
【表扬贴】感谢坛友huaiqiao~
本帖最后由 okhxyyo 于 2015-7-9 12:58 编辑 特别感谢和表扬一下@huaiqiao ~{:1_124:} 这两天我们版版和管理员们在商量搞活动,个人跑去询问了几个论坛的坛友,希望如果有合适的资源能帮 ......
okhxyyo 聊聊、笑笑、闹闹
我的液晶是LM3033DFW,显示不正常,汉字不正常,光标移动,相应的汉字不出现,即使出现也是不争取的乱码
我的液晶是LM3033DFW,显示不正常,汉字不正常,光标移动,相应的汉字不出现,即使出现也是不争取的乱码,我的数据口每接上拉电阻,我用的是STC的STC12C5A32S2,他的数据口有弱上拉功能,会是这个 ......
hellodsp 嵌入式系统
arm指令mrc的疑惑
MRC指令格式为: MRC条件} 协处理器编码,协处理器操作码1,目的寄存器,源寄存器1,源寄存器2,协处理器操作码2 MCR指令用于将写处理器寄存器中的数据传送到ARM处理器寄存器中,若协处理 ......
frank_wt ARM技术
百分求救:wdm USB驱动,两个device总是会互相影响
我的电脑上连了两个USB serial class的device,现在一个拔线之后,另一个的write urb传输也会fail掉,请问各位高手是什么原因? 我看到在OnWriteInterrupt里面两个device object都返回fail,但 ......
hlw0510940108 嵌入式系统
Quartus Prime16.1的CIC IP核应用问题
大家好!最近用Quartus的CIC IP核遇到一个问题,描述一下问题,如下图,CIC IP核的设置,主要是内插倍数是10,两接口输出。 319057 然后下图是仿真输出,可以看到输入输出波形,这里只显示了 ......
ImLisen FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 465  237  1102  2808  2439  26  33  37  8  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved