电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC384M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 384MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DC384M000DGR概述

CMOS/TTL Output Clock Oscillator, 384MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC384M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率384 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DIY示波器TFT液晶调试问题(已调试正常)
DIY示波器TFT液晶调试问题 使用莫恩的DWF-280液晶屏测试程序,修改了TFT接口定义和初始化程序能够显示了,还有点小问题,显示的字体转了90度,还没找到原因。 (修改液晶初始化设置寄存器后显 ......
disheng DIY/开源硬件专区
人体遥感照明电路
人体遥感照明电路...
lq3698 模拟电子
新手: warning: last line of file ends without a newline
本帖最后由 dontium 于 2015-1-23 12:44 编辑 C源程序编译时,老提示我这样的语句,郁闷死了: warning: last line of file ends without a newline 可程序的最后一行我确实回车了的 ......
hewitt09 模拟与混合信号
有人使用 PXA270 跑WINCE 吗?
我现在使用的是 PXA270 + MDOC(FLASH)跑 WINCE 6.0 但是没有 EBOOT 代码, 如果有哪位兄弟也用 PXA270的, 能不能给小弟一个 EBOOT 的代码~! 谢谢~! QQ:84651869 E-MAIL:deng ......
yoyo1985914 嵌入式系统
astro中LEQ以及ECO意思
请问astro中LEQ以及ECO分别是什么意思??...
eeleader FPGA/CPLD
纽约时报:微软首席执行官鲍尔默的一天(图)
 【搜狐IT消息】 《纽约时报》近日公布了一组图片,介绍了微软首席执行官斯蒂夫-鲍尔默在微软公司的工作情景:   1、5202房是鲍尔默在微软公司的办公室,门牌上只是简单的写着他的名字。   ......
maker 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 470  120  409  588  1884  49  30  27  4  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved