电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA433M000DGR

产品描述LVPECL Output Clock Oscillator, 433MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RA433M000DGR概述

LVPECL Output Clock Oscillator, 433MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA433M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率433 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
51单片机IO口问题
现有两个51单片机A和B,想实现功能如下,问如何设计电路和程序: A单片机能够得到B单片机P2^0口的电平变化,当B的P2^0高时A置A的P2^0高,当B的P2^0低时A置A的P2^0低 ...
lollyn 51单片机
你我都将变成物联网的一个节点
有一票法国的研究人员认为我们穿着和携带的传感器(手机、可穿戴设备…)不仅仅将用来收集数据,它们也能路由和传输数据。未来,我们不仅仅只是跟网络相连,而是网络将由我们构成。 你想过未来的 ......
john_wang 无线连接
来说说电路中为什么要使用光耦器件?
信号隔离的目的之一是从电路上把干扰源和易干扰的部分隔离开来,使测控装置与现场仅保持信号的联系,但不直接发生电联系。一、电路中为什么要使用光耦器件?电气隔离的要求。A与B电路之间,要进 ......
qwqwqw2088 模拟与混合信号
FPGA高级时序综合教程
541487 ...
至芯科技FPGA大牛 FPGA/CPLD
Stellaris MCU 量产时大家都用的什么编程器?
量产时烧写程序大家用什么仿真器呢?总不能用 TI 的 Demo 板上的仿真器来一个个烧吧?有没有谁实践过高效而有简单的方法? 本帖最后由 Study_Stellaris 于 2011-9-14 11:48 编辑 ]...
Study_Stellaris 微控制器 MCU
杜邦线的可靠性如何???
本帖最后由 lingking 于 2019-5-5 22:26 编辑 前段时间,我用自己的STM32开发板搞了个读取BMP图片文件显示到LCD上的试验。效果还不错。然后买了个OV7725的摄像头模块回来,准备试着调一下摄 ......
lingking DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 287  926  188  703  1044  9  35  1  7  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved