电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA345M000DGR

产品描述LVPECL Output Clock Oscillator, 345MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EA345M000DGR概述

LVPECL Output Clock Oscillator, 345MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EA345M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率345 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晶振注意事项
1)电压 2)频率 3)稳定度 4)温漂 5)输出类型 6)尺寸...
jeanwu 嵌入式系统
一种应用于NVR/DVR系统的备电方案
图一是简单的安防系统框图,主要分为前端产品和后端产品。其中后端产品NVR (Network Video Record) 和前端IP camera对接,一般情况下一个NVR可对接4个,8个,16个IPC。在某些特定情况下,NVR系 ......
alan000345 TI技术论坛
0
攒分赚人品谢谢清洁工和大兔子...
sure549 嵌入式系统
请问,终端或者协调器使用多次串口打印后容易挂掉,这是怎么回事?
我用的是cc2530,目前在用协议栈的sample例程做广播和点播的实验,先是协调器周期性发送(有用软件里定时触发事件,也有用串口定时发送指令触发事件),终端接收后执行HalUARTWrite(0, "Success ......
喵星人の马甲 无线连接
XMOS采用ARM授权设计工业mcu可行吗?
前不久XMOS宣布获得ARM授权,:)今天,小编参加XMOS的产品发布会,推出了xcore-xa,相对于之前的产品,XA将八个核之中的一个核改用了ARM的核来提供更人性化的界面以及更低功耗。 根据当前工业级 ......
诺澜 综合技术交流
在tornado下包含tcl.h的问题
我在tornado2.2下写了如下一段C程序: #include #include #include int main(void) { Tcl_Interp *pTclInterp = Tcl_CreateInterp(); if(!pTclInterp) { ......
rfinter 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1725  1858  2705  2919  619  35  38  55  59  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved