电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA200M000DGR

产品描述LVDS Output Clock Oscillator, 200MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA200M000DGR概述

LVDS Output Clock Oscillator, 200MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA200M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率200 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430 G2553定时器问题,小白求教!!!
刚到手一块G2553芯片,datasheet中,显示定时器有Timer0_A3,Timer1_A3,在用户手册上只有TA,TB做了说明,想问下,2553中的两个定时器和TA,TB的区别是一样的吗?可以选定不同的时钟源嘛,比如一 ......
kimi_lee 微控制器 MCU
有人对SmsReceiveAllMessagesFromSIM了解的吗?
我去网上搜了一下,结果出来的东东都是MOBILE安全方面的东西. 有没有对这了函数了解的人啊,能不能讲解一下,帮忙里个头出来. 其实就是想知道,这个函数是不是把SIM卡上的SMS移到MOBILE设备上 ......
zuoyuntian 嵌入式系统
TI数字电源控制解决方案
TI数字电源控制解决方案 165323165324 165325 ...
qwqwqw2088 模拟与混合信号
基于模型的高级电机控制系统设计
基于模型的高级电机控制系统设计 ...
蓝雨夜 ADI 工业技术
重磅好消息-TI推出最小尺寸数据转换器,兼具高集成度与高性能!
在整个系统中,模拟器件占据着核心地位。在工业、通信以及个人电子设备领域,出于节省体积、提升性能、限制成本的考量,对于其中的模拟器件提出了相对严苛的要求。以数据转换器为例,如何重新定 ......
alan000345 TI技术论坛
被通知13号去复试.是不是确保赛区一等奖了?
本帖最后由 paulhyde 于 2014-9-15 03:49 编辑 rt.前阵子版本太多.不知道是不是进国赛了 ...
astwyg 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 615  2857  1854  2607  1115  13  58  38  53  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved