电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX16VQ100

产品描述Field Programmable Gate Array, 1452 CLBs, 16000 Gates, 240MHz, CMOS, PQFP100, 1 MM HEIGHT, MO-136, VQFP-100
产品类别可编程逻辑器件    可编程逻辑   
文件大小488KB,共64页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

A54SX16VQ100概述

Field Programmable Gate Array, 1452 CLBs, 16000 Gates, 240MHz, CMOS, PQFP100, 1 MM HEIGHT, MO-136, VQFP-100

A54SX16VQ100规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Microsemi
包装说明1 MM HEIGHT, MO-136, VQFP-100
Reach Compliance Codeunknown
其他特性CAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE
最大时钟频率240 MHz
CLB-Max的组合延迟0.9 ns
JESD-30 代码S-PQFP-G100
JESD-609代码e0
长度14 mm
湿度敏感等级3
可配置逻辑块数量1452
等效关口数量16000
端子数量100
最高工作温度70 °C
最低工作温度
组织1452 CLBS, 16000 GATES
封装主体材料PLASTIC/EPOXY
封装代码TFQFP
封装形状SQUARE
封装形式FLATPACK, THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度)225
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm

文档预览

下载PDF文档
v3.2
SX Family FPGAs
u e
Leading Edge Performance
320 MHz Internal Performance
3.7 ns Clock-to-Out (Pin-to-Pin)
0.1 ns Input Setup
0.25 ns Clock Skew
Features
66 MHz PCI
CPLD and FPGA Integration
Single-Chip Solution
100% Resource Utilization with 100% Pin Locking
3.3 V and 5.0 V Operation with 5.0 V Input Tolerance
Very Low Power Consumption
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Debug Capability
with Silicon Explorer II
Boundary Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
Specifications
12,000 to 48,000 System Gates
Up to 249 User-Programmable I/O Pins
Up to 1,080 Flip-Flops
0.35 µ CMOS
SX Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Setup (external)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
A54SX08
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1,800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2006
© 2006 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
关于中断函数的头文件问题
本帖最后由 paulhyde 于 2014-9-15 03:19 编辑 #pragma vector=ADC10_VECTOR __interrupt void ADC10_ISR (void) 若是这个中断函数写头文件,那么它的头文件怎么写? ...
卡西莫多眼泪 电子竞赛
将软件项目从 StellarisWare®迁移到 TivaWare™ 上
将软件项目从 StellarisWare®迁移到 TivaWare™ 上 大家在从STELLARIS转TIVA时,应该看看这个文档...
蓝雨夜 微控制器 MCU
变频彩电、变频技术与逐行扫描技术
变频彩电、变频技术与逐行扫描技术 变频彩电是近几年新推出的一种无闪烁、高清晰度彩电,收视效果可与HDTV相媲美,它能够兼容数字和模拟电视标准,可以接收普通电视信号,并显示比普通电视清晰度更 ......
fighting 模拟电子
【R7F0C809】瑞萨开发板靓照
出差回来。今天才拿到开发板,按老规矩,先晒晒靓照。 212003 开发板主板。 212004 瑞萨的仿真器及资料光盘。 这次应该是瑞萨在EEWORLD举办的第三次开发活动了。到现在 ......
ltbytyn 瑞萨MCU/MPU
linux TCP服务器连接时发不出数据,断开瞬间发送全部数据
本帖最后由 lzwml 于 2016-1-14 22:20 编辑 服务器和两个客户端连接,采用epoll非阻塞方式,客户端分别发送心跳包(6s一次),服务器发送心跳回应,接收在一个线程,人为操作服务器,每隔1S ......
lzwml Linux开发
做好医疗电子设备的电子元器件的维修
从上世纪八十年代以来,医疗行业引进了许多先进的大型电子仪器及设备, 大到0)、核磁等,小到各种彩超、监护仪等。 随着它们的所有年限增加,陆续地从保修期进入了维修期,也有一些的设备已经 ......
冰人 医疗电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2686  1369  1308  1357  2449  55  28  27  50  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved