电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC2G74DP-G

产品描述Single D-type flip-flop with set and reset; positive edge trigger
产品类别逻辑    逻辑   
文件大小302KB,共25页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 全文预览

74LVC2G74DP-G概述

Single D-type flip-flop with set and reset; positive edge trigger

74LVC2G74DP-G规格参数

参数名称属性值
Source Url Status Check Date2013-06-14 00:00:00
是否无铅含铅
是否Rohs认证符合
厂商名称NXP(恩智浦)
包装说明TSSOP, TSSOP8,.16
Reach Compliance Codeunknown
JESD-30 代码R-PDSO-G8
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Sup175000000 Hz
最大I(ol)0.024 A
功能数量1
端子数量8
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP8,.16
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法TAPE AND REEL
电源3.3 V
Prop。Delay @ Nom-Sup5.9 ns
认证状态Not Qualified
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
触发器类型POSITIVE EDGE

文档预览

下载PDF文档
74LVC2G74
Single D-type flip-flop with set and reset; positive edge trigger
Rev. 10 — 2 April 2013
Product data sheet
1. General description
The 74LVC2G74 is a single positive-edge triggered D-type flip-flop with individual data (D)
inputs, clock (CP) inputs, set (SD) and reset (RD) inputs, and complementary Q and Q
outputs.
This device is fully specified for partial power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing damaging backflow current through the device
when it is powered down.
The set and reset are asynchronous active LOW inputs and operate independently of the
clock input. Information on the data input is transferred to the Q output on the
LOW-to-HIGH transition of the clock pulse. The D inputs must be stable, one set-up time
prior to the LOW-to-HIGH clock transition for predictable operation.
Schmitt-trigger action at all inputs makes the circuit highly tolerant of slower input rise and
fall times.
2. Features and benefits
Wide supply voltage range from 1.65 V to 5.5 V
5 V tolerant inputs for interfacing with 5 V logic
High noise immunity
Complies with JEDEC standard:
JESD8-7 (1.65 V to 1.95 V)
JESD8-5 (2.3 V to 2.7 V)
JESD8-B/JESD36 (2.7 V to 3.6 V)
24
mA output drive (V
CC
= 3.0 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
CMOS low power consumption
Latch-up performance exceeds 250 mA
Direct interface with TTL levels
Inputs accept voltages up to 5 V
Multiple package options
Specified from
40 C
to +85
C
and
40 C
to +125
C
【调查】为什么你会选择用MSP430?
仅仅是因为功耗低吗?还是其他原因呢?{:1_142:}...
模拟IC 微控制器 MCU
WinCE提供了一个CPU利用率的检测工具
WinCE提供了一个CPU利用率的检测工具(*.xls),就是一个在Excel中运行的宏。 使用这个宏需要对WinCE OS进行配置,如连接kresusage.lib,现在的问题是 如何把这个Lib库连接到OS中,就是构建内核 ......
bianerbao 嵌入式系统
求助大神们 新手那到京微雅格的FPGA开发板后 不知道该怎么使用
新手那到京微雅格的FPGA开发板后 不知道该怎么使用 比如 那些借口是做什么的?管脚怎么分配?是需要弄懂原理图吗...
以沫西西 FPGA/CPLD
大家好
hey: 大家好,我是kingna,很高兴能在这认识更多的朋友。我们这里有些职位机会,不知道有没有朋友会感兴趣,因为不知道大家是从事很么领域的,现在我也不知道应该介绍哪个职位。开发- ......
似曾相识 嵌入式系统
【颁奖礼】2012年TI社区年度明星网友获奖名单!
回首2012,EEWORLD有不少网友聚集在TI社区,因为有大家的出现,让TI 技术社区的气氛变得活跃了起来。为了感谢大家对TI社区的支持,我们评选出5位最具贡献的明星网友。:victory: 11 ......
EEWORLD社区 TI技术论坛
altium desinger 09为什么过了开关之后原理图上的原件都显示没有驱动?
我用的是altium desinger09 原理图设计完后运行报错has no driver 就是从总开关那开始的,我不知道错在哪了.... 97635 这是报错, 97636 S1的2 ,3进入后4 ,5就没有输出了貌似就产 ......
lzlnll PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 808  34  882  610  2905  43  59  40  21  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved