电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC28M0000DGR

产品描述LVPECL Output Clock Oscillator, 28MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC28M0000DGR概述

LVPECL Output Clock Oscillator, 28MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC28M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率28 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
要快速拷贝大量数据到SD卡,请问有没有较快的办法
公司有一个j2me程序要用到大量的数据,约300多M,同时这些数据由大量的文件组成,约为3万多个。 我们需要把这些数据拷贝到SD卡上去,经过测试,在Windows上得2个多小时,在Linux上只要十来分钟 ......
jhxajh 嵌入式系统
PCB布线面临的关键时刻
PCB布线面临的关键时刻...
fighting 模拟电子
[================]帮忙看下 这段 DataGrid 设置列宽 代码 那错了
//创建Records表 Cmd.CommandText = " CREATE TABLE Records (数据时间 datetime, 流量 float,累计流量 float,热量 float,累计热量 float)"; Cmd.Execute ......
sj81 嵌入式系统
设计成功的反向降压-升压转换器布局
LM5017系列产品等降压转换器或稳压器集成电路(IC)可以从正VIN产生负VOUT在DC/DC转换器领域是常识。乍一看,使用降压稳压器IC的反向降压-升压转换器的电路图与降压转换器十分相似(图1a和1c) ......
maylove 模拟与混合信号
筑起摩天大楼,都来show一下自己的头像吧
有个性头像的朋友们都来跟帖吧。 本帖最后由 llllll 于 2008-5-16 09:28 编辑 ]...
yuyj 聊聊、笑笑、闹闹
DrDAQ板与电脑只组合就能实现数字示波器、频谱分析仪功能?
DrDAQ 板,通过USB端口连接PC电脑,成为数据记录仪、数字示波器、信号发生器、环境检测仪表……进而更多功能,高达近18种 http://www.gooxian.com/Storage/master/gallery/201703/2017 ......
gooxian 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1382  961  1516  1886  482  52  4  59  57  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved