电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HA600M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 600MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HA600M000DGR概述

CMOS/TTL Output Clock Oscillator, 600MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HA600M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率600 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
我的JLink怎么刷固件
本帖最后由 Bingqi23 于 2016-7-26 15:01 编辑 今天本来要尝试JLink连接UFUN学习板,结果发现我的JLink被识别为盗版了,出现了个提示JLink CLone然后就闪退了。 250214 到论坛及百度 ......
Bingqi23 stm32/stm8
今天上午10点直播【如何选择一颗合适的车用MOSFET】
直播时间:9月22日(今天)上午10点-11:30 直播主题:如何选择一颗合适的车用MOSFET 直播简介 MOFSET看似简单,其实背后有很多玄机。9月22日,英飞凌将携手合作伙伴英恒电子,向各位工 ......
EEWORLD社区 汽车电子
EEWORLD大学堂----JESD204B?系列培训
JESD204B?系列培训:https://training.eeworld.com.cn/course/3878...
hi5 聊聊、笑笑、闹闹
fpga毕业
怎么办啊?研究生毕业课题做不出来,学了这么久的FPGA,还是没有搞懂,老师又要我做这方面的课题,眼看明年就要毕业了,不知道怎么办?现在改课题来得及不?...
yuechenping FPGA/CPLD
如何用ez-cube把程序下载到R7F0C001G中?
现有一块瑞萨单片机R7F0C001G和cube,采用CACX软件编写程序,但build无错误之后,选取DEBUG的DOWNLOAD却无法下载?程序很简单,见压缩包:...
求求求12315 瑞萨MCU/MPU
linux下调用程序的问题
我看一本liunx的书,有一个小程序 文件名叫testscript 内容是 #!/bin/bash exit $@ 还有另外一个文件,文件名叫macro.c 文件内容是: #! /bin/bash if ./testscript -1 then ec ......
chenbingjy Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2270  483  943  1465  157  5  10  24  17  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved