电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V9199L6PF8

产品描述Application Specific SRAM, 128KX9, 6.5ns, CMOS, PQFP100
产品类别存储    存储   
文件大小178KB,共17页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT70V9199L6PF8概述

Application Specific SRAM, 128KX9, 6.5ns, CMOS, PQFP100

IDT70V9199L6PF8规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
Reach Compliance Codenot_compliant
最长访问时间6.5 ns
最大时钟频率 (fCLK)100 MHz
I/O 类型COMMON
JESD-30 代码S-PQFP-G100
JESD-609代码e0
内存密度1179648 bit
内存集成电路类型APPLICATION SPECIFIC SRAM
内存宽度9
湿度敏感等级3
端口数量2
端子数量100
字数131072 words
字数代码128000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织128KX9
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码QFP
封装等效代码QFP100,.63SQ,20
封装形状SQUARE
封装形式FLATPACK
并行/串行PARALLEL
峰值回流温度(摄氏度)240
电源3.3 V
认证状态Not Qualified
最大待机电流0.002 A
最小待机电流3 V
最大压摆率0.28 mA
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间20

文档预览

下载PDF文档
HIGH-SPEED 3.3V
128K x9/x8
SYNCHRONOUS PIPELINED
DUAL-PORT STATIC RAM
Features:
IDT70V9199/099L
True Dual-Ported memory cells which allow simultaneous
access of the same memory location
High-speed clock to data access
– Commercial: 6/7.5/9/12ns (max.)
– Industrial: 9ns (max.)
Low-power operation
– IDT70V9199/099L
Active: 500mW (typ.)
Standby: 1.5mW (typ.)
Flow-Through or Pipelined output mode on either port via
the
FT/PIPE
pins
Dual chip enables allow for depth expansion without
additional logic
Counter enable and reset features
Full synchronous operation on both ports
– 3.5ns setup to clock and 0ns hold on all control, data, and
address inputs
– Data input, address, and control registers
– Fast 6.5ns clock to data out in the Pipelined output mode
– Self-timed write allows fast cycle time
– 10ns cycle time, 100MHz operation in Pipelined output mode
LVTTL- compatible, single 3.3V (±0.3V) power supply
Industrial temperature range (–40°C to +85°C) is
available for selected speeds
Available in a 100-pin Thin Quad Flatpack (TQFP)
Green parts available, see ordering information
Functional Block Diagram
R/W
L
OE
L
CE
0L
CE
1L
R/W
R
OE
R
CE
0R
CE
1R
1
0
0/1
1
0
0/1
FT/PIPE
L
0/1
1
0
0
1
0/1
FT/PIPE
R
I/O
0L
- I/O
8L(1)
I/O
0R
- I/O
8R(1)
I/O
Control
I/O
Control
.
A
16L
A
0L
CLK
L
ADS
L
CNTEN
L
CNTRST
L
NOTE:
1. I/O
0X
- I/O
7X
for IDT70V9099.
A
16R
Counter/
Address
Reg.
MEMORY
ARRAY
Counter/
Address
Reg.
A
0R
CLK
R
ADS
R
CNTEN
R
CNTRST
R
4859 drw 01
JANUARY 2006
1
©2006 Integrated Device Technology, Inc.
DSC-4859/4
求助STM8中断嵌套问题
我想在PORTA的外部中断进行的同时,使用TIM2进行计数 在没有进行任何中断优先级设置的时候,程序在外部中断里运行,但是不会进入到TIM2更新中断中。 之后我按照如下设置(IAR编译器) I ......
547948002 stm32/stm8
多外部中断源系统设计
多外部中断源系统设计 标准8051为用户提供了两个外部中断请求输入端INT0和INT1,实际的应用系统中,两个外部中断请求源往往不够用,需对外部中断源进行扩充。本文主要介绍如何利用定时器/计 ......
speedUp 51单片机
这样区分有源器件和无源器件?你怎么看
有源器件、无源器件的“源”指“驱动源”或者说是“策动源”,只是这个“源”对电子器件而言往往来自“电源”所以会有误用。   区分有源器件和无源器件的关键在于该元件的端口特性是否依赖于 ......
qwqwqw2088 模拟与混合信号
ATmega8仿真教程,Proteus、ICC AVR环境
本教程包括了AVR 微控制器ATmega8的基础入门应用,键盘扫描,终端系统,定是计数器,串行通讯各个应用主要和关键部分的讲解。 教程深入浅出,既有原理讲解,有包括了相对完整的应用介绍。文 ......
fuerchat 模拟电子
低电压PLD/FPGA的供电设计
由于半导体制造工艺的原因,低电压器件的成本比传统5V器件更低,性能更优,加上多数器件的I/O脚可以兼容5v/3.3v TTL电平,可以直接使用在原有系统中,所以各大半导体公司都将3.3v,2.5v等低电压 ......
alexa FPGA/CPLD
一键多功能按键识别技术
1.实验任务 如上一个试验原理图,开关SP1接在P3.7/RD管脚上,在AT89S51单片机的P1端口接有四个发光二极管,上电的时候,L1接在P1.0管脚上的发光二极管在闪烁,当每一次按下开关SP1的时候,L2 ......
rain 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 675  404  328  2072  2398  14  9  7  42  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved