电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT74LVC16373APF

产品描述Bus Driver, LVC/LCX/Z Series, 2-Func, 8-Bit, True Output, CMOS, PDSO48, TVSOP-48
产品类别逻辑    逻辑   
文件大小65KB,共6页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览

IDT74LVC16373APF概述

Bus Driver, LVC/LCX/Z Series, 2-Func, 8-Bit, True Output, CMOS, PDSO48, TVSOP-48

IDT74LVC16373APF规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOIC
包装说明TSSOP, TSSOP48,.25,16
针数48
Reach Compliance Codenot_compliant
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G48
JESD-609代码e0
长度9.7 mm
负载电容(CL)50 pF
逻辑集成电路类型BUS DRIVER
最大I(ol)0.024 A
湿度敏感等级1
位数8
功能数量2
端口数量2
端子数量48
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP48,.25,16
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)225
电源3.3 V
Prop。Delay @ Nom-Sup4.2 ns
传播延迟(tpd)5.3 ns
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2.7 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.4 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度4.4 mm

文档预览

下载PDF文档
IDT74LVC16373A
3.3V CMOS 16-BIT TRANSPARENT D-TYPE LATCH
INDUSTRIAL TEMPERATURE RANGE
3.3V CMOS 16-BIT
TRANSPARENT D-TYPE
LATCH WITH 3-STATE OUTPUTS
AND 5 VOLT TOLERANT I/O
• Typical t
SK(o)
(Output Skew) < 250ps
• ESD > 2000V per MIL-STD-883, Method 3015; > 200V using
machine model (C = 200pF, R = 0)
• V
CC
= 3.3V ± 0.3V, Normal Range
• V
CC
= 2.7V to 3.6V, Extended Range
• CMOS power levels (0.4µ W typ. static)
µ
• All inputs, outputs, and I/O are 5V tolerant
• Supports hot insertion
• Available in SSOP, TSSOP, and TVSOP packages
IDT74LVC16373A
FEATURES:
DESCRIPTION:
DRIVE FEATURES:
APPLICATIONS:
• High Output Drivers: ±24mA
• Reduced system switching noise
The LVC16373A 16-bit transparent D-type latch is built using advanced
dual metal CMOS technology. This high-speed, low-power latch is ideal
for temporary storage of data. The LVC16373A can be used for implement-
ing memory address latches, I/O ports, and bus drivers. The Output Enable
and Latch Enable controls are organized to operate each device as two 8-
bit latches or one 16-bit latch. Flow-through organization of signal pins
simplifies layout. All inputs are designed with hysteresis for improved noise
margin.
All pins of the LVC16373A can be driven from either 3.3V or 5V devices.
This feature allows the use of this device as a translator in a mixed 3.3V/
5V supply system.
The LVC16373A has been designed with a
±
24mA output driver. This
driver is capable of driving a moderate to heavy load while maintaining
speed performance.
• 5V and 3.3V mixed voltage systems
• Data communication and telecommunication systems
FUNCTIONAL BLOCK DIAGRAM
1
OE
1
2
OE
24
1
LE
48
2
LE
25
1
D
1
47
D
C Q
2
2
D
1
36
D
C Q
13
1
Q
1
2
Q
1
TO SEVEN OTHER CHANNELS
TO SEVEN OTHER CHANNELS
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
INDUSTRIAL TEMPERATURE RANGE
1
© 1999 Integrated Device Technology, Inc.
MARCH 1999
DSC-4624/2

IDT74LVC16373APF相似产品对比

IDT74LVC16373APF IDT74LVC16373APA IDT74LVC16373APV
描述 Bus Driver, LVC/LCX/Z Series, 2-Func, 8-Bit, True Output, CMOS, PDSO48, TVSOP-48 Bus Driver, LVC/LCX/Z Series, 2-Func, 8-Bit, True Output, CMOS, PDSO48, TSSOP-48 Bus Driver, LVC/LCX/Z Series, 2-Func, 8-Bit, True Output, CMOS, PDSO48, SSOP-48
是否Rohs认证 不符合 不符合 不符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 SOIC TSSOP SSOP
包装说明 TSSOP, TSSOP48,.25,16 TSSOP, TSSOP48,.3,20 SSOP, SSOP48,.4
针数 48 48 48
Reach Compliance Code not_compliant not_compliant not_compliant
系列 LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 R-PDSO-G48 R-PDSO-G48 R-PDSO-G48
JESD-609代码 e0 e0 e0
长度 9.7 mm 12.5 mm 15.875 mm
负载电容(CL) 50 pF 50 pF 50 pF
逻辑集成电路类型 BUS DRIVER BUS DRIVER BUS DRIVER
最大I(ol) 0.024 A 0.024 A 0.024 A
湿度敏感等级 1 1 1
位数 8 8 8
功能数量 2 2 2
端口数量 2 2 2
端子数量 48 48 48
最高工作温度 85 °C 85 °C 85 °C
最低工作温度 -40 °C -40 °C -40 °C
输出特性 3-STATE 3-STATE 3-STATE
输出极性 TRUE TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP TSSOP SSOP
封装等效代码 TSSOP48,.25,16 TSSOP48,.3,20 SSOP48,.4
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH
峰值回流温度(摄氏度) 225 240 225
电源 3.3 V 3.3 V 3.3 V
Prop。Delay @ Nom-Sup 4.2 ns 4.2 ns 4.2 ns
传播延迟(tpd) 5.3 ns 5.3 ns 5.3 ns
认证状态 Not Qualified Not Qualified Not Qualified
座面最大高度 1.2 mm 1.1 mm 2.794 mm
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 2.7 V 2.7 V 2.7 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES
技术 CMOS CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子面层 Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15)
端子形式 GULL WING GULL WING GULL WING
端子节距 0.4 mm 0.5 mm 0.635 mm
端子位置 DUAL DUAL DUAL
处于峰值回流温度下的最长时间 30 20 20
宽度 4.4 mm 6.1 mm 7.493 mm
FPGA的扩展
本人菜鸟, 1。请问FPGA开发板(CYCLONE)如何与FM1808连接?中间是否需要别的器件,如不需要,引脚如何对应? ...
aleksoft 嵌入式系统
高薪招聘手机射频工程师
上海畅联智融通讯科技有限公司(以下简称T2Mobile),是一家致力于手机以及手机相关产品研发及生产的高新技术公司,总部位于上海。公司目前拥有一支专业的技术研发团队,专门从事手机及 ......
T2MCLZR 求职招聘
初学CPLD,一开始使用软件就出现问题,请高手指导一下,不胜感激。
534758 329110 问题描述: 小弟初学CPLD,从别处得一案例,想用Quartus II 13.0sp1 (64-bit) 打开进行学习,选择打开工程文件--Existing Project,但是出现上图的提示,我以为是软件Quartus ......
zimiaoxinghan FPGA/CPLD
急!!!有不有人知道怎么在PlatformBuilder里加lib文件的!!!
怎么在PlatformBuilder里加库呀???我试了很久,一加#include "XXXXX.h"就报错,人家都说,肯定是我库没加上,该怎么加咧~~~???谢谢~...
dj0930 嵌入式系统
浅析交换机工作原理
一、概述 交换技术是一个具有简化、低价、高性能和高端口密集特点的交换产品,体现了桥接技术的复杂交换技术在OSI参考模型的第二层。与桥接器一样,交换机按每一个包中的MAC地址相对简单 ......
呱呱 工业自动化与控制
新设计了三款板子有STM32转51的STM8最小系统的和ST LINK的有需要的朋友可想我免费申请
新设计了三款板子有STM32转51的STM8最小系统的和ST LINK的有需要的朋友可想我免费申请。 不管如何时间只要你对我设计的板子有什么新的改进想法通过邮箱发给我(532139239@qq.com), ......
ojk1989 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2742  2421  436  652  1818  46  56  11  52  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved