电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

72V3624L15PF

产品描述TQFP-128, Tray
产品类别存储    存储   
文件大小412KB,共35页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览

72V3624L15PF在线购买

供应商 器件名称 价格 最低购买 库存  
72V3624L15PF - - 点击查看 点击购买

72V3624L15PF概述

TQFP-128, Tray

72V3624L15PF规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TQFP
包装说明TQFP-128
针数128
制造商包装代码PK128
Reach Compliance Codenot_compliant
ECCN代码EAR99
最长访问时间10 ns
其他特性PORTB:36 OR 18 OR 9; MAILBOX; AUTO POWER DOWN
最大时钟频率 (fCLK)66.7 MHz
周期时间15 ns
JESD-30 代码R-PQFP-G128
JESD-609代码e0
长度20 mm
内存密度9216 bit
内存集成电路类型BI-DIRECTIONAL FIFO
内存宽度36
湿度敏感等级3
功能数量1
端子数量128
字数256 words
字数代码256
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织256X36
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码LFQFP
封装等效代码QFP128,.63X.87,20
封装形状RECTANGULAR
封装形式FLATPACK, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源3.3 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.001 A
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度14 mm

文档预览

下载PDF文档
3.3 VOLT CMOS SyncBiFIFO
TM
WITH BUS-MATCHING
256 x 36 x 2
IDT72V3624
1,024 x 36 x 2
IDT72V3644
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
FEATURES:
Memory storage capacity:
IDT72V3624–256 x 36 x 2
IDT72V3644–1,024 x 36 x 2
Clock frequencies up to 100 MHz (6.5ns access time)
Two independent clocked FIFOs buffering data in opposite
directions
Select IDT Standard timing (using
EFA, EFB, FFA,
and
FFB
flags functions) or First Word Fall Through Timing (using ORA,
ORB, IRA, and IRB flag functions)
Programmable Almost-Empty and Almost-Full flags; each has
three default offsets (8, 16 and 64)
Serial or parallel programming of partial flags
Port B bus sizing of 36 bits (long word), 18 bits (word) and 9 bits
(byte)
Big- or Little-Endian format for word and byte bus sizes
Master Reset clears data and configures FIFO, Partial Reset
clears data but retains configuration settings
Mailbox bypass registers for each FIFO
Free-running CLKA and CLKB may be asynchronous or coinci-
dent (simultaneous reading and writing of data on a single clock
edge is permitted)
Auto power down minimizes power dissipation
Available in space saving 128-pin Thin Quad Flatpack (TQFP)
Pin and functionally compatible version of the 5V operating
IDT723624/723644
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
MBF1
Mail 1
Register
Output Bus-
Matching
Input
Register
36
RAM ARRAY
256 x 36
1,024 x 36
36
Output
Register
CLKA
CSA
W/RA
ENA
MBA
MRS1
PRS
1
FFA/IRA
AFA
SPM
FS0/SD
FS1/SEN
A
0
-A
35
EFA/ORA
AEA
Port-A
Control
Logic
36
FIFO1,
Mail1
Reset
Logic
36
Write
Pointer
Read
Pointer
EFB/ORB
AEB
FIFO1
Status Flag
Logic
Programmable Flag
Offset Registers
10
FIFO2
Timing
Mode
FWFT
B
0
-B
35
Status Flag
Logic
Read
Pointer
Write
Pointer
36
FFB/IR
B
AFB
FIFO2,
Mail2
Reset
Logic
MRS2
PRS
2
CLKB
CSB
W/RB
ENB
MBB
BE
BM
SIZE
4664 drw01
36
36
256 x 36
1,024 x 36
36
Input
Register
RAM ARRAY
Input Bus-
Matching
Output
Register
Mail 2
Register
MBF2
Port-B
Control
Logic
IDT and the IDT logo are registered trademark of Integrated Device Technology, Inc. SyncBiFIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
MARCH 2018
DSC-4664/7
1
©2018
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.

72V3624L15PF相似产品对比

72V3624L15PF 72V3644L15PF8 72V3644L10PF8 72V3644L15PF 72V3644L10PF
描述 TQFP-128, Tray TQFP-128, Reel TQFP-128, Reel TQFP-128, Tray TQFP-128, Tray
Brand Name Integrated Device Technology Integrated Device Technology Integrated Device Technology Integrated Device Technology Integrated Device Technology
是否无铅 含铅 含铅 含铅 含铅 含铅
是否Rohs认证 不符合 不符合 不符合 不符合 不符合
零件包装代码 TQFP TQFP TQFP TQFP TQFP
包装说明 TQFP-128 TQFP-128 TQFP-128 TQFP-128 TQFP-128
针数 128 128 128 128 128
制造商包装代码 PK128 PK128 PK128 PK128 PK128
Reach Compliance Code not_compliant not_compliant not_compliant not_compliant not_compliant
ECCN代码 EAR99 EAR99 EAR99 EAR99 EAR99
最长访问时间 10 ns 10 ns 6.5 ns 10 ns 6.5 ns
最大时钟频率 (fCLK) 66.7 MHz 66.7 MHz 100 MHz 66.7 MHz 100 MHz
周期时间 15 ns 15 ns 10 ns 15 ns 10 ns
JESD-30 代码 R-PQFP-G128 R-PQFP-G128 R-PQFP-G128 R-PQFP-G128 R-PQFP-G128
JESD-609代码 e0 e0 e0 e0 e0
长度 20 mm 20 mm 20 mm 20 mm 20 mm
内存密度 9216 bit 36864 bit 36864 bit 36864 bit 36864 bit
内存集成电路类型 BI-DIRECTIONAL FIFO BI-DIRECTIONAL FIFO BI-DIRECTIONAL FIFO BI-DIRECTIONAL FIFO BI-DIRECTIONAL FIFO
内存宽度 36 36 36 36 36
湿度敏感等级 3 3 3 3 3
功能数量 1 1 1 1 1
端子数量 128 128 128 128 128
字数 256 words 1024 words 1024 words 1024 words 1024 words
字数代码 256 1000 1000 1000 1000
工作模式 SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS
最高工作温度 70 °C 70 °C 70 °C 70 °C 70 °C
组织 256X36 1KX36 1KX36 1KX36 1KX36
可输出 YES YES YES YES YES
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 LFQFP LFQFP LFQFP LFQFP LFQFP
封装等效代码 QFP128,.63X.87,20 QFP128,.63X.87,20 QFP128,.63X.87,20 QFP128,.63X.87,20 QFP128,.63X.87,20
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 FLATPACK, LOW PROFILE, FINE PITCH FLATPACK, LOW PROFILE, FINE PITCH FLATPACK, LOW PROFILE, FINE PITCH FLATPACK, LOW PROFILE, FINE PITCH FLATPACK, LOW PROFILE, FINE PITCH
并行/串行 PARALLEL PARALLEL PARALLEL PARALLEL PARALLEL
峰值回流温度(摄氏度) 225 225 225 225 225
电源 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 1.6 mm 1.6 mm 1.6 mm 1.6 mm 1.6 mm
最大待机电流 0.001 A 0.001 A 0.001 A 0.001 A 0.001 A
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 3 V 3 V 3 V 3 V 3 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL COMMERCIAL COMMERCIAL
端子面层 Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15)
端子形式 GULL WING GULL WING GULL WING GULL WING GULL WING
端子节距 0.5 mm 0.5 mm 0.5 mm 0.5 mm 0.5 mm
端子位置 QUAD QUAD QUAD QUAD QUAD
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
宽度 14 mm 14 mm 14 mm 14 mm 14 mm
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology) - IDT (Integrated Device Technology) IDT (Integrated Device Technology)
其他特性 PORTB:36 OR 18 OR 9; MAILBOX; AUTO POWER DOWN PORTB:36 OR 18 OR 9; MAILBOX; AUTO POWER DOWN - PORTB:36 OR 18 OR 9; MAILBOX; AUTO POWER DOWN -
【T叔藏书阁】德州仪器高校应用版相关专辑
德州仪器TI-86图形计算器说明书 TI常用器件选型 TI的电源管理芯片选择手册 TI编程基础和实用测量程序集1.0 TI-nspire菜鸟使用指南 TI-NspireCAS_ReferenceGuide_ZH_CN TI-Nspire_Refer ......
tyw 电子竞赛
【小梅哥SOPC学习笔记】NIOS II工程目录改变时project无法编译问题
解决NIOS II工程移动在磁盘上位置后project无法编译问题 说明:本文档于2017年3月4日由小梅哥更新部分内容,主要是增加了讲解以Quartus II13.0为代表的经典版本和以15.1为代表的更新版 ......
芯航线跑堂 FPGA/CPLD
幸福的烦恼
纠结于学什么,fpga,arm,dsp?实验室板子都有,叫我怎么去抉择,什么都想学,怕什么都没学好,现在学了段时间的fpga感觉还行,源于大学的梦想,想学arm,又怕没什么精力,怕学不好,真不知道 ......
南盗 FPGA/CPLD
喷气式甲克虫汽车
喷气式战斗机看到过,可经过改装的喷气式甲克虫汽车必定没看到过吧,看着这样的车必定有飞的感到。想看看发动引擎后的效果?请看下面的图片474704747147472474734747447475...
xyh_521 创意市集
高电流脉冲源需求
作者:Xavier Ramus 德州仪器 在过去 15 年间我用了大量时间在实验室里进行器件评估,得出了新的测量方法及方案。一种我没有遇到过的情况就是,有一种能够帮助我生成电流脉冲的电源。在之前 ......
7leaves 模拟与混合信号
MATLAB
在向EEGLAB工具箱中导入.mat文件时出现了这样的错误pop_editset() error: raw data file ''c:\users\documents\matlab\matlab.mat'' found. 请教下各位,可能是什么原因 ...
电子发烧91 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 56  2847  2882  1425  1615  25  51  49  59  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved