电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB1019M00DGR

产品描述LVDS Output Clock Oscillator, 1019MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BB1019M00DGR概述

LVDS Output Clock Oscillator, 1019MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB1019M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1019 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
春节赶火车的同志们,注意了
人算不如天算,算着能在火车开车前赶到,但不会想到路遇堵车,误了火车! 这是一同事刚电话来的消息。 同志们: 确定、一定以及肯定要提前走了,早早地走,不然,好不容易到手的卧铺票 ......
心仪 聊聊、笑笑、闹闹
请教一个activesync与Pocket PCl连接问题
我已经将Pocket PCl利用USB线通过activesync与PC机成功连接.在Pocket PC上的IPCONFIG里看到IP地址为:192.168.55.101,掩码为255.255.255.255,网关为:192.168.55.100.Adapter 为:720899 USB Port ......
yynan 嵌入式系统
电子设计大赛常用的电路模块
159185attach://159185.doc拿出来共享...
小屁孩xph PCB设计
刚学习dsp,有没有高手给解决IQmathLib.h的问题
关于IQmathLib的内容都可以发上来,我对这个库还比较模糊 ,想多了解了解,GLOBAL_Q什么时候该等于多少,可能问题比较白痴。用这个库函数是不是只能计算一些实时性要求不高的量?...
cumtliyan 微控制器 MCU
sdram onchip-memory的问题
初次接触 新手 搞不清楚这两个,我的理解是SDRAM是FPGA芯片外部的一个存储器,onchip-memory 是芯片里面 的一小片存储区域 SDRAM比较大 onchip-memory 比较小 不知道是不是这样 ?onchip-memory ......
xiha FPGA/CPLD
求购设备:含POCKET PC或MOBILE操作系统,带WIFI无线通讯的手持设备
其他技术要求无:报个价,1000元之内的...
huahuikai 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2074  421  809  1014  367  49  31  37  14  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved