电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB117M000BGR

产品描述LVPECL Output Clock Oscillator, 117MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB117M000BGR概述

LVPECL Output Clock Oscillator, 117MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB117M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率117 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
关于STM8的开发,看了半天,还是一头雾水。
想用stm8开发产品,对于我们这样的不入门者,能否弄个置顶贴,解释一下开发流程,关心以下几个问题: 1。从哪里买样片? 2。哪里有参考设计? 3。配套什么仿真器、开发环境?哪里有卖 ......
lwhcc stm32/stm8
基于USBN9604的通用USB设备接口的研究与开发
摘 要 :在分析USB通用串行总线系统各通信模型层次关系和信忽传榆的基本工作原理的基 拙上,阐述了以USBN9604为控制器的通用USB设备接口硬件和固件的开发方法以及USB设备 即插即用驱动程序的设 ......
xtss 嵌入式系统
电信业重组出新版本 新一轮高管换班备战3G
新一轮高管大换班备战3G?  在中国3G发牌前的胶着时刻,沉寂数月的电信界爆出一个新的重组版本:联通与网通将合并,而新一轮电信高管大换班将随之启动。  新一轮高管大换班?  记者昨日获知 ......
JasonYoo 无线连接
CCS5烧写问题 和GRAPH显示
将ccs3.3的程序导入ccs5,有时可以连接成功,但编译时经常出现图示的报错,无法清除flash 不能load OUT文件 求大神指点? 还有GRAPH纵坐标被锁定在一点范围不能更改 怎么办啊? ...
yushiyi DSP 与 ARM 处理器
网络控制单片机proteus仿真
网络控制单片机proteus仿真 好久没到论坛来了,因为看到一个网络方面的东东,整理了一段时间,现在发上来和大家分享。 利用网络控制单片机的LED、LCD,我只是整理了一下,方便大家学习,版权 ......
jxhjjm 单片机
CCS5.2如何进行仿真并波行输出
CCS5.2如何进行仿真并波行输出? 我查了一下help;可能help里面写的却是5.1版的CCS里tools下有分析工具。可是5.2版里没有Tools;...
xy598646744 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2654  1839  729  2063  2583  19  26  30  22  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved