电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA98M0000DG

产品描述LVDS Output Clock Oscillator, 98MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FA98M0000DG概述

LVDS Output Clock Oscillator, 98MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA98M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率98 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
QuartusII编译task的问题
我在用QuartusII模拟I2C总线的时候,写了一个任务 task shift_in; output shift; begin @(posedge scl) shift = sda; @ (posedge scl) shift = sda; @ (pos ......
ulovefw FPGA/CPLD
如果有一种设计不增加成本又能改善信号质量
作者:一博科技高速先生自媒体成员 黄刚 自从实验室有了仪器,雷豹对阻抗的原理和阻抗测试突然来了兴致,一有机会就想着去亲自测试一下自己计算的线路阻抗和加工出来的阻抗是不是一样,如 ......
yvonneGan PCB设计
请教,由单片机控制DS12C887
最近在做一个电路,涉及到DS12C887,遇到问题.所做的时钟芯片工作如下:单片机将采集的传感器信号经过运算处理后放到DS12C887中.DS12C887内的时钟信号经GPS校正后在LCD显示.发现问题1\若不经过GPS ......
gnoham 单片机
《运算放大器参数解析与LTspice应用仿真》1、LTspice安装及第一章读后感
浏览了一下本书的目录及内容,觉得本书是一个不错的好书。第一章,很精密地概述了运放的基本概念。 而正是这一章,把我多年的一种不清楚的概念给理清了。 在本书的第5页的1.5.2中,很明确 ......
ddllxxrr 模拟电子
下午登陆论坛的时候频繁出现这样的情况
151408 ...
huixianfxt 聊聊、笑笑、闹闹
出块手上的ufun开发板,付个邮费就行
580491580490 开发板相关资料可以看以下链接 https://bbs.eeworld.com.cn/thread-497121-1-1.html https://bbs.eeworld.com.cn/thread-496568-1-1.html ...
天天1 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2560  1849  2078  189  1778  56  30  42  43  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved