电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

JANTX1N4625-1

产品描述Zener Diode, 5.1V V(Z), 5%, 0.5W, Silicon, Unidirectional, DO-35, HERMETIC SEALED, GLASS PACKAGE-2
产品类别分立半导体    二极管   
文件大小201KB,共2页
制造商Cobham PLC
下载文档 详细参数 全文预览

JANTX1N4625-1在线购买

供应商 器件名称 价格 最低购买 库存  
JANTX1N4625-1 - - 点击查看 点击购买

JANTX1N4625-1概述

Zener Diode, 5.1V V(Z), 5%, 0.5W, Silicon, Unidirectional, DO-35, HERMETIC SEALED, GLASS PACKAGE-2

JANTX1N4625-1规格参数

参数名称属性值
厂商名称Cobham PLC
包装说明HERMETIC SEALED, GLASS PACKAGE-2
Reach Compliance Codeunknown
ECCN代码EAR99
外壳连接ISOLATED
配置SINGLE
二极管元件材料SILICON
二极管类型ZENER DIODE
JEDEC-95代码DO-35
JESD-30 代码O-LALF-W2
JESD-609代码e0
元件数量1
端子数量2
封装主体材料GLASS
封装形状ROUND
封装形式LONG FORM
极性UNIDIRECTIONAL
最大功率耗散0.5 W
认证状态Not Qualified
参考标准MIL-19500/435
标称参考电压5.1 V
表面贴装NO
技术ZENER
端子面层TIN LEAD
端子形式WIRE
端子位置AXIAL
最大电压容差5%
工作测试电流0.25 mA

文档预览

下载PDF文档
Low Noise Zener Diode Series
1N4099-1 thru 1N4135-1 and 1N4614-1 thru 1N4627-1
Features
Available in JAN, JANTX, JANTXV and JANS
per MIL-PRF-19500/435
Tight tolerences available in plus or minus 2%
or 1% with C or D suffix respectively.
500 mW power handling
Hermetically sealed axial-leaded glass DO-35
package.
Also available in DO-213 MELF style package.
Maximum Ratings
Operating & Storage Temperature: -65 to +175°C
Thermal Resistance:
Steady-State Power:
250°C/W
0.5 watts
Foward Voltage @200 MA: 1.1 V
Electrical Specifications @ +25 ºC (Unless Otherwise Specified)
JEDEC
TYPE No.
(Note1)
1N4614-1
1N4615-1
1N4616-1
1N4617-1
1N4618-1
1N4619-1
1N4620-1
1N4621-1
1N4622-1
1N4623-1
1N4624-1
1N4625-1
1N4626-1
1N4627-1
1N4099-1
1N4100-1
1N4101-1
1N4102-1
1N4103-1
1N4104-1
1N4105-1
1N4106-1
1N4107-1
1N4108-1
1N4109-1
1N4110-1
1N4111-1
1N4112-1
1N4113-1
1N4114-1
1N4115-1
1N4116-1
1N4117-1
1N4118-1
1N4119-1
1N4120-1
1N4121-1
1N4122-1
1N4123-1
1N4124-1
1N4125-1
1N4126-1
1N4127-1
1N4128-1
1N4129-1
1N4130-1
1N4131-1
1N4132-1
1N4133-1
1N4134-1
1N4135-1
Normal
Zener
Voltage
Vz @ IZT
Volts
1.8
2.0
2.2
2.4
2.7
3.0
3.3
3.6
3.9
4.3
4.7
5.1
5.6
6.2
6.8
7.5
8.2
8.7
9.1
10
11
12
13
14
15
16
17
18
19
20
22
24
25
27
29
30
33
36
39
43
47
51
56
60
62
68
75
82
87
91
100
Zener
Test
Current
IZT
μA
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
250
Maximum
Zener
Impedance
ZZT
Ohms
1200
1250
1300
1400
1500
1600
1650
1700
1650
1600
1550
1500
1400
1200
200
200
200
200
200
200
200
200
200
200
100
100
100
100
150
150
150
150
150
150
200
200
200
200
200
250
250
300
300
400
500
700
700
800
1000
1200
1500
Maximum Reverse
Current
IR @ VR
μA
7.5
5.0
4.0
2.0
1.0
0.8
7.5
7.5
5.0
4.0
10.0
10.0
10.0
10.0
10.0
10.0
1.0
1.0
1.0
1.0
0.05
0.05
0.05
0.05
0.05
0.05
0.05
0.05
0.05
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
0.01
Volts
1
1
1
1
1
1
1.5
2
2
2
2
3
4
5
5.17
5.70
6.24
6.61
6.92
7.60
8.44
8.12
9.857
10.65
11.40
12.15
12.92
13.67
14.44
15.20
16.72
18.25
19.00
20.45
21.28
22.80
25.08
27.38
29.65
32.65
35.75
38.76
42.60
45.60
47.10
51.68
57.00
62.32
66.12
69.16
76.00
Maximum
Noise
Density
ND @ IZT
μV
/
√Hz
1
1
1
1
1
1
1
1
1
1
1
2
4
5
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
40
Maximum
Zener
Current
IZM
mA
120
110
100
95
90
87
85
83
80
77
75
70
65
61
56
51
46
44
42
38
35
32
29
27
25
24
22
21
20
19
17
16
15
14
14
13
12
11
9.8
8.9
8.1
7.5
6.7
6.4
6.1
5.6
5.1
4.6
4.4
4.2
3.0
NOTE 1:
The JEDEC type numbers shown with no suffix have a standrd tolerence of +5% on the nominal Zener voltage; suffix C is used to identify
+2%: and suffix D is used identify +1% tolerence. Vzis measured with the diode inthermal equilibrium in 25°C still air.
1
基于FPGA+MCU的大型LED显示屏系统设计
传统的大型LED显示屏系统以单片机MCU、ARM 或PLD为核心控制芯片,以FPGA为核心的led显示屏控制系统设计实现起来比较复杂,并且需要以高性能的FPGA芯片作为基础,而以微处理器为核心的LED显示屏 ......
led2015 FPGA/CPLD
超低功耗电子电路系统设计原则
以手机为代表的电池供电电路的兴起,为便携式仪表开创了一个新的纪元。超低功耗电路系统(包括超低功耗的电源、单片机、放大器、液晶显示屏等)已经对电路设计人员形成了极大的诱惑。毫无疑问,超 ......
黑衣人 FPGA/CPLD
怎么没有CBitmapButton类啊
来自EEWORLD合作群:arm linux fpga 嵌入0(49900581) 群主:wangkj 47390...
IC ARM 电子 测试/测量
我需要Advanced Archive Password Recovery 注册码
那位高手有请给个吧!!!!!!!!!!!...
Nicjwwhg 嵌入式系统
verilog如何消除毛刺
如体!!...
cnhj FPGA/CPLD
系统不工作,示波器探头地碰下电路板的地就工作!
最近再做一个FPGA通过并口与PC机进行通信的实验:数据从FPGA传向PC机。给FPGA下载代码后,PC机接收不到数据,当打开示波器的一瞬间或者用示波器的探头地接触电路板的地时,PC机可以接收到数据! ......
swfc_qinmm 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 518  1597  570  879  2849  20  14  29  48  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved