电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KA485M000DG

产品描述CMOS/TTL Output Clock Oscillator, 485MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KA485M000DG概述

CMOS/TTL Output Clock Oscillator, 485MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KA485M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率485 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
不依赖于制造商软件的开源照明控制 OpenRGB
对RGB最大的抱怨之一是围绕它的软件生态系统。每个制造商都有自己的应用程序、自己的品牌、自己的风格。如果你想混合匹配设备,你最终会遇到大量相互冲突、功能完全相同的应用程序在争夺你的后 ......
dcexpert DIY/开源硬件专区
usb设备是否有唯一序列号?
任一款usb设备是否有唯一序列号?例如,U盘、移动硬盘、MP3\MP4等。若有,如何获得?...
jw5200 嵌入式系统
求助:关于stm32f103zet6的ADC时钟问题
stm32fzet6的最高频率是72M 那ADC的时钟不是可以是可以除以2,4,6,8中的一个 那为什么好多资料上说增强型的芯片的ADC最大频率是14M 请大侠说说...
lcl0720 stm32/stm8
DXP菜鸟求教 CD4052BCN的封装N16E没有 怎么办
这个N16E和DIP16有啥区别啊?baidu疑似都不知道.如果通用.请问怎么能一次把所有的4052封装全改了? 另外就是布线有什么快速入门的方法么?谢谢大家啦:titter:...
astwyg PCB设计
STM8L151项目请英雄!
有个小项目,希望用STM8L151做,看中的是低功耗,AD,DA,EEPROM,VER,TEMPSENSOR 原来考虑用MPS430的,但是DA不好处理 但是我又担心其他的问题:抗扰性能,供货周期,开发环境等等的问题 ......
sunzhaojie stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2062  1518  772  1478  206  22  58  52  7  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved