电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA197M000DGR

产品描述LVPECL Output Clock Oscillator, 197MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RA197M000DGR概述

LVPECL Output Clock Oscillator, 197MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA197M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率197 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
16路DS18B20的verilog HDL 代码
16路DS18B20的verilog HDL 代码...
unbj FPGA/CPLD
FPGA某个引脚短路,内核电压和IO电压也短路?
:Mad: :Mad: 紧急求助! 紧急求助!紧急求助!紧急求助!紧急求助! FPGA某个引脚短路,内核电压和IO电压也短路? 今天在调试板子的时候,简单的换了一个LED,但是换完后发现,,,,电 ......
High哥 DIY/开源硬件专区
芯片手册问题,大家指教。
高通QSD8250 谁有这个的芯片手册给一个,或给个下载的链接。 网站上没找到,Google也没搞定。大家帮忙。 email:unbutun@hotmail.com...
qiufeng 嵌入式系统
请教大师单片机复位的问题
请教几个问题: 1、单片机要完成复位,为什么复位信号必须至少持续2个机器周期啊。 2、复位期间单片机在做什么?主要是这2个机器周期内在做什么。(书上有说,但不具体) 3、单片机上电之后 ......
yangfeng 嵌入式系统
关于CC2650 的address map
读程序的时候发现每个外设都有个Base address 和一个 NONBUF address。没有发现哪个文档上说明有什么使用区别。那到底有啥关系呢? 另外整过CPU的Address map我也没有看到。有人见到过吗? ...
matthew_wang 无线连接
BQ24133充电电流的精度
问题: BQ24133设定充电电流的精度偏差是多少??比如我用了1%精度的电阻限定充电电流2.21A,如果分压没有变化,但是充电电流的最大值有的2.16A,有的只有2.05A,是否合理??有什么地方会影响这 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2231  2111  2574  377  2459  45  43  52  8  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved