电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

AD976ARZ

产品描述1-CH 16-BIT SUCCESSIVE APPROXIMATION ADC, PARALLEL ACCESS, PDSO28, SOIC-28
产品类别模拟混合信号IC    转换器   
文件大小863KB,共17页
制造商Rochester Electronics
官网地址https://www.rocelec.com/
标准  
下载文档 详细参数 全文预览

AD976ARZ在线购买

供应商 器件名称 价格 最低购买 库存  
AD976ARZ - - 点击查看 点击购买

AD976ARZ概述

1-CH 16-BIT SUCCESSIVE APPROXIMATION ADC, PARALLEL ACCESS, PDSO28, SOIC-28

AD976ARZ规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Rochester Electronics
零件包装代码SOIC
包装说明SOP,
针数28
Reach Compliance Codeunknown
最大模拟输入电压10 V
最小模拟输入电压-10 V
最长转换时间4 µs
转换器类型ADC, SUCCESSIVE APPROXIMATION
JESD-30 代码R-PDSO-G28
JESD-609代码e3
长度17.9 mm
最大线性误差 (EL)0.0046%
湿度敏感等级3
模拟输入通道数量1
位数16
功能数量1
端子数量28
最高工作温度85 °C
最低工作温度-40 °C
输出位码2\'S COMPLEMENT BINARY
输出格式PARALLEL, WORD
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
认证状态COMMERCIAL
采样速率0.1 MHz
采样并保持/跟踪并保持SAMPLE
座面最大高度2.65 mm
标称供电电压5 V
表面贴装YES
技术BICMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度7.5 mm
驱动求教
谁贴一段自己的代码出来啊 一个完成的 驱动程序 (要有注释哦)我的目的是 要搞清楚 一些代码的该写在那里!比如说吧:usbdeviceattach 这个函数是在usb连接到计算机时调用等。。。但是我不知道他写在整个工程的什么位置!再比如 某个函数 可以实现什么功能但是 我不知道写在什么地方就是写驱动的流程吧!!都学2个月了没入门[s:320]...
niexs 嵌入式系统
变频器在多台风机起动、调速系统中的应用
在工业控制领域变频调速正越来越普遍地使用于各种调速系统中,它具有体积小、重量轻、安装操作简单、数据可靠、性能稳定、节电效果显著等优点。用在风机、水泵调速控制系统中具有软起动功能,减少了对电网的污染。而单台变频器既可用于多台风机软起动又可用于对某台风机调速,这在某些应用场合具有非常重要的现实意义。   新疆南部盛产棉花,相应建有许多棉花加工厂。在加工厂中不同工序间使用风机管道传送棉花,整个工厂大约有...
zbz0529 工控电子
【菜鸟FPGA VHDL学习帖】第6帖 闪烁灯
[align=center]【菜鸟[font=Times New Roman]FPGA VHDL[/font]学习帖】第[font=Times New Roman]6[/font]帖[font=Times New Roman] [/font]闪烁灯[/align][align=left][font=Times New Roman][color=#000000] [/color][/font][/a...
常见泽1 FPGA/CPLD
怎么获得帧的长度
我的做法: ip的总长度+14(以太头部长度)=整个帧的长度但是用IRIS抓出来的包大多数包都是可以用我的做法算出长度 有时候就不对比如请求HTTP时IRIS显示包的长度是60 我算出来是54(40+14)。他前面54字节和我的一样...
xuchenjian 嵌入式系统
关于cc2530 这句程序是什么意思?
设置T3 溢出中断寄存器置位的宏定义*****************************************/#define TIMER34_ENABLE_OVERFLOW_INT(timer,val) \(T3CTL = (val) ? T3CTL | 0x08 : T3CTL & ~0x08)表示c语言没学好...
mr.jiang RF/无线
Verilog HDL---阻塞和非阻塞赋值
阻塞和非阻塞赋值的一般用法:1)在描述组合逻辑的always块中用阻塞赋值,则综合成组合逻辑电路结构;2)在描述时序逻辑的always块中用非阻塞赋值,则综合成时序逻辑电路结构。Verilog HDL设计可综合电路的8个要点:(1)时序电路建模时,用非阻塞赋值。(2)锁存器电路建模时,用非阻塞赋值。(3)用always块建立组合逻辑模型时,用阻塞赋值。(4)在同一个always块中建立时序和组合逻...
捍卫真理 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 70  311  536  930  1471 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved