电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70T659S15BFG8

产品描述Dual-Port SRAM, 128KX36, 15ns, CMOS, PBGA208, FBGA-208
产品类别存储    存储   
文件大小345KB,共27页
制造商IDT (Integrated Device Technology)
标准  
下载文档 详细参数 全文预览

IDT70T659S15BFG8概述

Dual-Port SRAM, 128KX36, 15ns, CMOS, PBGA208, FBGA-208

IDT70T659S15BFG8规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明FBGA-208
针数208
Reach Compliance Codeunknown
ECCN代码3A991.B.2.A
最长访问时间15 ns
I/O 类型COMMON
JESD-30 代码S-PBGA-B208
JESD-609代码e1
长度15 mm
内存密度4718592 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度36
湿度敏感等级3
功能数量1
端口数量2
端子数量208
字数131072 words
字数代码128000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织128KX36
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LFBGA
封装等效代码BGA208,17X17,32
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源2.5,2.5/3.3 V
认证状态Not Qualified
座面最大高度1.5 mm
最大待机电流0.01 A
最小待机电流2.4 V
最大压摆率0.305 mA
最大供电电压 (Vsup)2.6 V
最小供电电压 (Vsup)2.4 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度15 mm

文档预览

下载PDF文档
Features
HIGH-SPEED 2.5V
256/128K x 36
ASYNCHRONOUS DUAL-PORT
STATIC RAM
WITH 3.3V 0R 2.5V INTERFACE
PRELIMINARY
IDT70T651/9S
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 8/10/12/15ns (max.)
– Industrial: 10/12ns (max.)
RapidWrite Mode simplifies high-speed consecutive write
cycles
Dual chip enables allow for depth expansion without
external logic
IDT70T651/9 easily expands data bus width to 72 bits or
more using the Master/Slave select when cascading more
than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Sleep Mode Inputs on both ports
Supports JTAG features compliant to IEEE 1149.1
Single 2.5V (±100mV) power supply for core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 256-ball Ball Grid Array, 208-pin Plastic Quad
Flatpack and 208-ball fine pitch Ball Grid Array.
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Functional Block Diagram
BE
3L
BE
2L
BE
1L
BE
0L
BE
3R
BE
2R
BE
1R
BE
0R
R/
W
L
CE
0L
CE
1L
BB
EE
01
LL
BB
EE
23
LL
BBBB
EEEE
3210
R RRR
R/
W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout0-8_R
Dout9-17_L
Dout9-17_R
Dout18-26_L Dout18-26_R
Dout27-35_L Dout27-35_R
OE
R
256/128K x 36
MEMORY
ARRAY
I/O
0L-
I/O
35L
Di n_L
Di n_R
I/O
0R -
I/O
35R
A
17L(1)
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
17R(1)
A
0R
CE
0L
CE
1L
OE
L
R/W
L
BUSY
L (2,3)
SEM
L
INT
L(3)
ZZ
L
(4)
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
R/W
R
CE
0R
CE
1R
TDI
TD O
JTAG
TC K
TMS
TRST
M/S
BUSY
R(2,3)
SEM
R
INT
R(3)
ZZ
R
(4)
NOTES:
1. Address A
17x
is a NC for IDT70T659.
2.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
3.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
4. The sleep mode pin shuts off all dynamic inputs, except JTAG inputs, when asserted. OPTx,
INTx,
M/S and the sleep
mode pins themselves (ZZx) are not affected during sleep mode.
ZZ
CONTROL
LOGIC
4869 drw 01
NOVEMBER 2003
DSC-5632/3
1
©2003 Integrated Device Technology, Inc.
求PB4.2下载地址
我下载一个2.73G的.Windows.CE.NET.4.2.Platform.Builder.iso 这个是不是PB4.2? 我安装的时候 它提示安装的是wince.net4.2 而没有任何PB的相关提示 而且还要注册码 我没有 有没有PB4.2的下 ......
rcsun 嵌入式系统
关于IAR路径设置,推荐给新手
工程文件在 E:\S3C2440\YS2440_IAR 头文件在 E:\S3C2440\YS2440_IAR\inc 则在设置窗口填入:$PROJ_DIR$\inc ================================================== 如果头文件在 E:\S3C2440\ ......
什么鬼 微控制器 MCU
帮忙设计一个简单的4ma到20ma的电路图
我手里现在又2个100欧的电阻,还有1K的变阻器。一个开关。我想设计一个当开关关闭,能用万用表在100欧两端测出电压是0.4V,开关打开,能用万用表在100欧两端测出电压是2V。我用的是12V的电源。 ......
sunruiiris PCB设计
富士通FRAM心得提交 STM32 IO模拟驱动 RS64 一直失败
富士通FRAM心得提交 STM32 IO模拟驱动 RS64 一直失败 用同样的程序,只是片选CS不一样,读取W25X16的ID正确,但是读取RS64的 状态寄存器 就有问题。 而且读到的数据变化,读取数据不稳定。 ......
upc_arm 综合技术交流
IMX6UL与IMX6ULL的异同
I.MX6ULL相对于I.MX6UltraLite来说,主要是优化了其成本。与I.MX6UltraLite芯片是PIN-2-PIN兼容的,使的I.MX6ULL很容易在IMX6UL上重用,主要更改如下。1. 增加了EPD显示支持与EPDC/PXP的低端电 ......
maychen1991qz 嵌入式系统
有源晶振输出驱动力
各位大神,请教个问题,目前项目中应用到一颗DSP对时钟要求是1.3V的,手头上有3.3V的晶振,采用输出分压的方式去实现1.3V,晶振是cmos输出,对于CMOS输出类型的规格书里只写了能带15pf容性负载 ......
danielzhou 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 515  2073  625  806  2439  11  42  13  17  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved