电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530PB103M000BG

产品描述CMOS Output Clock Oscillator, 103MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530PB103M000BG概述

CMOS Output Clock Oscillator, 103MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530PB103M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率103 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
炼狱传奇-边沿检测之战
边沿检测,就是检测输入信号或者FPGA 内部逻辑信号的跳变,即对信号上升沿或者下降沿的检测。 想要学习边沿检测电路,我们首先应该学习下面这个经典的电路208071我们来分析一下这个电路结构 ......
梦翼师兄 FPGA/CPLD
芯片底部走线,干扰情况,弱弱的疑问
一个芯片,其中,两个引脚,是两个容易受干扰的信号A,B。和外部相连。假设芯片在正面。第一种情况,都向右延伸,两个信号会有交叉,按板厚1.6mm算。交叉点处,应该会有一些干扰。 第二张情况 ......
ienglgge PCB设计
一个驱动程序中是不是可以建立多个设备对象,而这些设备对象是不是共用相同的派遣例程?
问题:一个驱动程序中是不是可以建立多个设备对象,而当针对不同的这些设备对象发送的IRP是不是共用相同的派遣例程? 问题产生的背景: 我要写一个监视串口的过滤驱动.从思路是这样的,在驱 ......
chely 嵌入式系统
利用模拟开关切换视频的技术
引言 RS-170在过去曾是黑白图像的标准,视频被分为多个帧,而标准的帧速率是每秒30 (美国)或25 (欧洲)帧。 广播电视又将每个帧分成两个隔行扫描场。就北美电视而言,每帧1/30秒且采用隔行扫描 ......
dtcxn 医疗电子
【GD32L233C-START评测】四、USART
本次实验利用串口软件通过USART向GD32L233C-START发送指令字用以控制板载LED的工作状态。 一、实验资源 1、GD32L233C-START; 2、Keil V5.36.0.0; 3、USR-TCP232-Test-V1.3 ......
lising GD32 MCU
电动车充电器原理图,文件名为芯片名称
电动车充电器原理图(图片格式) 文件名称用电源管理芯片名称+运放芯片名称标注。 原文件从 https://bbs.eeworld.com.cn/thread-508969-1-1.html 处下载。 ...
hajiaojh 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2405  578  1419  2810  1924  49  12  29  57  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved