电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA381M000DGR

产品描述LVPECL Output Clock Oscillator, 381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RA381M000DGR概述

LVPECL Output Clock Oscillator, 381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA381M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率381 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【转载】OPENWRT环境下使用SDK编译应用程序
根据上节所述的OpenWrt编译环境搭建成功后,接下来本节介绍怎样编译一个最简单的应用程序。一、Helloworld.ipk生成编译环境结束后,所有的结果都会放在编译根目录下的./bin/yourtarget/.。小编 ......
chenzhufly 无线连接
如何製作點陣字庫
大家好啊,我想問一下如何製作點陣字庫,因為看到字庫也有很多種格式,我需要的是$$$的...
chinapres 嵌入式系统
新手用TMS320C6000编程,程序无法进入中断,不明白原因,求帮忙
用TI的TMS320C6000编程,定时器1挂载到10号中断,外部引脚中断7挂载到11号中断。程序下载后板子调试,开始时候可以进入定时器中断,但间隔时间不对,后面调试,一直无法进入中断。我没找出原因 ......
myduanning DSP 与 ARM 处理器
E交换试水第一帖|EZ430-RF2500
论坛推出的新功能: https://bbs.eeworld.com.cn/viewthread.php?tid=377423&page=1#pid1504746 必须得支持啊。 今天来做第一个吃螃蟹的人。EZ430-RF2500套件:开源、板载仿真器、支持LABVIE ......
zca123 淘e淘
【视频分享】AFE5805 用于超声波的 8 通道模拟前端
本帖最后由 dontium 于 2015-1-23 12:41 编辑 TI 的 AFE58xx 系列将多个高性能模拟组件组合成完全集成的模拟前端,为各种超声波应用提供了出类拔萃的图像质量。 与市场上的类似器件相比,该器 ......
德州仪器_视频 模拟与混合信号
飞思卡尔imx主控,移植uboot的phy芯片lan8710/lan8720
求助驱动,及移植步骤...
rancle ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1704  2125  1665  877  2713  12  54  30  31  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved