电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

SN74ALS352N-10

产品描述ALS SERIES, DUAL 4 LINE TO 1 LINE MULTIPLEXER, INVERTED OUTPUT, PDIP16
产品类别逻辑    逻辑   
文件大小344KB,共11页
制造商Texas Instruments(德州仪器)
官网地址http://www.ti.com.cn/
敬请期待 详细参数 选型对比

SN74ALS352N-10概述

ALS SERIES, DUAL 4 LINE TO 1 LINE MULTIPLEXER, INVERTED OUTPUT, PDIP16

SN74ALS352N-10规格参数

参数名称属性值
厂商名称Texas Instruments(德州仪器)
包装说明DIP,
Reach Compliance Codeunknown
系列ALS
JESD-30 代码R-PDIP-T16
长度19.305 mm
负载电容(CL)50 pF
逻辑集成电路类型MULTIPLEXER
功能数量2
输入次数4
输出次数1
端子数量16
最高工作温度70 °C
最低工作温度
输出极性INVERTED
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
最大电源电流(ICC)10 mA
传播延迟(tpd)21 ns
认证状态Not Qualified
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术TTL
温度等级COMMERCIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm

SN74ALS352N-10相似产品对比

SN74ALS352N-10 SN54ALS352FH-00 SN74ALS352N3 SN74ALS352FN-00 SN54ALS352J-00
描述 ALS SERIES, DUAL 4 LINE TO 1 LINE MULTIPLEXER, INVERTED OUTPUT, PDIP16 ALS SERIES, DUAL 4 LINE TO 1 LINE MULTIPLEXER, INVERTED OUTPUT, CQCC20 ALS SERIES, DUAL 4 LINE TO 1 LINE MULTIPLEXER, INVERTED OUTPUT, PDIP16 ALS SERIES, DUAL 4 LINE TO 1 LINE MULTIPLEXER, INVERTED OUTPUT, PQCC20 ALS SERIES, DUAL 4 LINE TO 1 LINE MULTIPLEXER, INVERTED OUTPUT, CDIP16
包装说明 DIP, QCCN, DIP, DIP16,.3 QCCJ, DIP,
Reach Compliance Code unknown unknown not_compliant unknown unknown
系列 ALS ALS ALS ALS ALS
JESD-30 代码 R-PDIP-T16 S-CQCC-N20 R-PDIP-T16 S-PQCC-J20 R-GDIP-T16
长度 19.305 mm 8.89 mm 19.305 mm 8.9662 mm 19.56 mm
负载电容(CL) 50 pF 50 pF 50 pF 50 pF 50 pF
逻辑集成电路类型 MULTIPLEXER MULTIPLEXER MULTIPLEXER MULTIPLEXER MULTIPLEXER
功能数量 2 2 2 2 2
输入次数 4 4 4 4 4
输出次数 1 1 1 1 1
端子数量 16 20 16 20 16
最高工作温度 70 °C 125 °C 70 °C 70 °C 125 °C
输出极性 INVERTED INVERTED INVERTED INVERTED INVERTED
封装主体材料 PLASTIC/EPOXY CERAMIC, METAL-SEALED COFIRED PLASTIC/EPOXY PLASTIC/EPOXY CERAMIC, GLASS-SEALED
封装代码 DIP QCCN DIP QCCJ DIP
封装形状 RECTANGULAR SQUARE RECTANGULAR SQUARE RECTANGULAR
封装形式 IN-LINE CHIP CARRIER IN-LINE CHIP CARRIER IN-LINE
最大电源电流(ICC) 10 mA 10 mA 10 mA 10 mA 10 mA
传播延迟(tpd) 21 ns 24 ns 21 ns 21 ns 24 ns
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 5.08 mm 2.54 mm 5.08 mm 4.57 mm 5.08 mm
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V
最小供电电压 (Vsup) 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V
标称供电电压 (Vsup) 5 V 5 V 5 V 5 V 5 V
表面贴装 NO YES NO YES NO
技术 TTL TTL TTL TTL TTL
温度等级 COMMERCIAL MILITARY COMMERCIAL COMMERCIAL MILITARY
端子形式 THROUGH-HOLE NO LEAD THROUGH-HOLE J BEND THROUGH-HOLE
端子节距 2.54 mm 1.27 mm 2.54 mm 1.27 mm 2.54 mm
端子位置 DUAL QUAD DUAL QUAD DUAL
宽度 7.62 mm 8.89 mm 7.62 mm 8.9662 mm 7.62 mm
厂商名称 Texas Instruments(德州仪器) - Texas Instruments(德州仪器) Texas Instruments(德州仪器) Texas Instruments(德州仪器)

推荐资源

IEEE地址与16位的短地址有啥区别?
哪个高手能帮我解释一下...
cnsxgh 无线连接
无法加载NK.NB0
我用的是刷卡的方式加载NK.NB0. 为什么我编译生成的NK.NB0 BOOT引导无法识别和加载 串口打印信息如下。 System ready! Preparing for download... Boot Configure is found OEMPredownloa ......
流氓法拉利 嵌入式系统
FPGA最新的研究领域
各位电子爱好者和专家们,想请问你们,FPGA最新的研究领域是什么?在哪些方面可以做出新的突破?谢谢 ...
ky0611 FPGA/CPLD
LPC11C14 GPIO状态不能改变
下面是引脚PIO2_11的初始化,原意把该引脚初始为输出低电平,但是一直为高电平...
einslssac NXP MCU
各位大神,请教xilinx和altera单端口RAM仿真问题
本帖最后由 xujiangyu0619 于 2015-1-15 23:00 编辑 xilinx和altera单端口RAM仿真时发现,xilinx的ram在读出时比altera的要少用一个时钟周期,不知道我的理解对不对? xilinx的仿真图186020 ......
xujiangyu0619 FPGA/CPLD
致电子类专业大学生的一封信
本人是一名普通高校的学生,离毕业不到一个月了,电子信息类专业。在一个普通的城市度过了我四年的大学生活。此时,我正坐在一间即将不属于我的教室里。在此,我将写下这段时间关于专业知识学习 ......
ienglgge 单片机

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 252  975  1758  2368  1381  6  20  36  48  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved