电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

JANTX1N963D

产品描述Zener Diode, 12V V(Z), 1%, 0.5W, Silicon, Unidirectional, DO-35, HERMETIC SEALED, GLASS PACKAGE-2
产品类别分立半导体    二极管   
文件大小211KB,共2页
制造商VPT Inc
下载文档 详细参数 全文预览

JANTX1N963D概述

Zener Diode, 12V V(Z), 1%, 0.5W, Silicon, Unidirectional, DO-35, HERMETIC SEALED, GLASS PACKAGE-2

JANTX1N963D规格参数

参数名称属性值
厂商名称VPT Inc
包装说明O-LALF-W2
Reach Compliance Codecompliant
外壳连接ISOLATED
配置SINGLE
二极管元件材料SILICON
二极管类型ZENER DIODE
JEDEC-95代码DO-35
JESD-30 代码O-LALF-W2
JESD-609代码e0
元件数量1
端子数量2
封装主体材料GLASS
封装形状ROUND
封装形式LONG FORM
极性UNIDIRECTIONAL
最大功率耗散0.5 W
认证状态Not Qualified
参考标准MIL-19500/117
标称参考电压12 V
表面贴装NO
技术ZENER
端子面层TIN LEAD
端子形式WIRE
端子位置AXIAL
最大电压容差1%
工作测试电流10.5 mA

文档预览

下载PDF文档
Silicon Zener Diode Series
1N957B thru 1N986B
Features
Available in JAN, JANTX and JANTXV per MIL-PRF-19500/117
Standard voltage tolerences are plus/minus 5%
with B suffix, 10% with A suffix identification.
Tight tolerences available in plus or minus 2% or
1% with C or D suffix respectively.
500 mW power handling
Hermetically sealed axial-leaded glass DO-35 package.
Maximum Ratings
Operating & Storage Temperature: -65°C to +175°C
Thermal Resistance:
Steady-State Power:
250°C/W
0.5 watts
Foward Voltage @200 MA: 1.1 V for 1N 975B - 1N985B
1.3 V for 1N985 - 1N992B
Electrical Specifications @ +25 ºC (Unless Otherwise Specified)
JEDEC
TYPE
Number
(Note1)
1N957B
1N958B
1N959B
1N960B
1N961B
1N962B
1N963B
1N964B
1N965B
1N966B
1N967B
1N968B
1N969B
1N970B
1N971B
1N972B
1N973B
1N974B
1N975B
1N976B
1N977B
1N978B
1N979B
1N980B
1N981B
1N982B
1N983B
1N984B
1N985B
1N986B
Normal
Zener
Voltage
Vz
Volts
6.8
7.5
8.2
9.1
10
11
12
13
15
16
18
20
22
24
27
30
33
36
39
43
47
51
56
62
68
75
82
91
100
110
Zener
Test
Current
IZT
mA
18.5
16.5
15.0
14.0
12.5
11.5
10.5
9.5
8.5
7.8
7.0
6.2
5.6
5.2
4.6
4.2
3.8
3.4
3.2
3.0
2.7
2.5
2.2
2.0
1.8
1.7
1.5
1.4
1.3
1.1
Maximum Zener
Impedance
ZZT @ IZT
Ohms
4.5
5.5
6.5
7.5
8.5
9.5
11.5
13
16
17
21
25
29
33
41
49
58
70
80
93
105
125
150
185
230
270
330
400
500
750
ZZK
Ohms
700
700
700
700
700
700
700
700
700
700
750
750
750
750
750
1000
1000
1000
1000
1000
1500
1500
2000
2000
2000
2000
3000
3000
3000
4000
@
IZK
mA
1.0
.5
.5
.5
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
.25
Maximum DC
Zener
Current
IZM
mA
55
50
45
41
38
32
31
28
25
24
20
18
16
15
13
12
11
10
9.5
8.8
7.9
7.4
6.8
6.0
5.5
5.0
4.6
4.1
3.7
3.3
Maxmum Surge
Current
IZSM
mA
300
275
250
225
200
175
160
150
130
120
110
100
90
80
70
65
60
55
46
44
40
37
35
30
28
26
23
21
18
16
Maximum Reverse
Leakage
IR @ VR
μA
150
75
50
25
10
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
Volts
5.2
5.7
6.2
6.9
7.6
8.4
9.1
9.9
11.4
12.2
13.7
15.2
16.7
18.2
20.6
22.8
25.1
27.4
29.7
32.7
35.8
38.8
42.6
47.1
51.7
56.0
62.2
69.2
76.0
83.6
Maximum
Temperature
Coefficient
α
VZ
%/°C
+0.05
+0.058
+0.065
+0.068
+0.075
+0.076
+0.077
+0.079
+0.082
+0.083
+0.085
+0.086
+0.087
+0.088
+0.090
+0.091
+0.092
+0.093
+0.094
+0.095
+0.095
+0.096
+0.096
+0.097
+0.097
+0.098
+0.098
+0.099
+0.11
+0.11
NOTE 1:
The JEDEC type numbers shown (B Suffix) have a +5% tolerence on nominal Zener Votlage. The suffix A is used to identify +10%
tolerance; suffix C is used to identify +2%: and suffix D is used identify +1%; no suffix indicates +20%.
Revision Date: 7/2/2012
1
继电器应用专利
有没有大神知道或者了解这样一个继电器的专利。一种一个线圈带2组常开触点的继电器应用在3相交流系统的专利...
elvike 综合技术交流
一个DMA的问题,高手进来看一下,谢了
现有一块开发板,上面有一个FPGA,FPGA中有一个FIFO,现在采用DMA把FIFO中的数据传输到内存中。现用工具是DS。假如FIFO为1K大小,我现在有2.6K的数据陆续传到FIFO中,然后DMA到物理内存中。 ......
sunxinyu 嵌入式系统
createdialog没有wm_command消息
从同一个模板创建dialog,用dialogbox创建,一切正常。而用createdialog创建,callback里只有WM_INITDIALOG,没有WM_COMMAND,也就不能对button控件进行任何操作了。由于设备不能连接电脑,也看 ......
宝剑出鞘 嵌入式系统
问题已找到!STM32做了个485通信,结果见了鬼了!求大神找鬼!!!
本帖最后由 小跃同学 于 2016-11-23 10:44 编辑 说一下问题原因:板子中有个检测工频信号50Hz的频率检测电路,把频率信号给stm32的中断,MCU监测到有频率信号时候才回执行串口发送程序。 当 ......
小跃同学 stm32/stm8
用FPGA实现高精度时间间隔测量
大家好,我想问一下,大家是否用FPGA做过高精度的时间测量,时间间隔是0.1ns的,或者是10ps的。 我看文献中显示有人在2000年左右就用FPGA实现了100ps分辨率的高精度时间间隔采集, 但是我给xi ......
cqr FPGA/CPLD
【极海 APM32E103VET6S MINI开发板评测】第二帖 PLL和系统时钟疑问
简单看了下极海的数据手册,我对PLL时钟和系统时钟是有疑问的 642463 简单看来PLL最大输出时钟应该是96MHZ 系统时钟最大是120MHZ 642464 而系统时钟想得到最大值, ......
常见泽1 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 144  843  1122  555  2702  53  48  36  5  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved