电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531CC142M000DGR

产品描述CMOS Output Clock Oscillator, 142MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531CC142M000DGR概述

CMOS Output Clock Oscillator, 142MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531CC142M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率142 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
spi通信
请问香版我用SPI通信时用的是DMA+DMA中断+CRC校验方式发送接受8位数据,想知到最后的CRC是如何传送和接受处理的。...
shortt stm32/stm8
【STM32F769评测】--STM32F769Discovery 开箱体验
本帖最后由 DavidZH 于 2016-12-10 20:52 编辑 开箱体验: 期待已久的STM32F7Discovery在经过漫长的快递之旅之后终于见面了,赶紧先打开看看,实在是有点小激动,但是开发板却遭遇了暴力快 ......
DavidZH stm32/stm8
WDF编写USB驱动的问题...
目前正在学习使用WDF开发一个板子的USB接口驱动.主要想完成中断传输的功能。 自己修改了微软提供的一个例子,编译通过,在驱动安装的时候出现:无法启用这个硬件,改设备无法启动(代码10) 驱 ......
coolgreen1 编程基础
如何在quartusII中调用modelsim-altera
1 Altera官网下载两款软件并安装 下载网址: https://www.altera.com/download/software/modelsim/zh_cn ,选择Quartus II 网络版、ModelSim-Altera入门版。目前这两款软件都是免费 ......
xiefei FPGA/CPLD
物联网套件出售
论坛如果有朋友想学物联网技术,需要物联网套件的可以看下小店,本人一直从事物联网工作,之前曾是论坛RF版块的版主,只不过由于工作太过忙碌卸任了,不过会时不时在RF版块帮网友解答问题 ......
wateras1 淘e淘
【招聘】汇编语言入门图书兼职作者
【招聘】汇编语言入门图书兼职作者 本公司是业内知名IT图书策划出版公司,正在运作一本汇编语言入门相关图书。想征求关于汇编语言的设计高手参与编写。有意者请将个人介绍和联系方式(QQ或MSN) ......
634749 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1544  1771  1893  860  2425  46  6  23  12  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved