电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA19M0000DGR

产品描述LVDS Output Clock Oscillator, 19MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA19M0000DGR概述

LVDS Output Clock Oscillator, 19MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA19M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率19 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助uPyLOADER的使用
通过看各位坛友的帖子,知道可以用uPyLOADER传输文件,但是:我现在连用python 生成uPylLOADER都不会,请好心人帮助一下。雪地裸跪求!...
526250429 MicroPython开源版块
linux权威指南,内核图,文件结构图
linux权威指南,内核图,文件结构图。可以参考一下,有一个宏观了解。...
chenxinli Linux开发
寄存器数组的赋值问题
比如在设计中定义这样一个寄存器数组 reg pix ,用来存储输入的数据 输入的数据是16位的,用data_in表示, 也就是要256个周期才能把数据接收完,定义一个计数器reg cnt; 有两种方法来接收 ......
超自然 FPGA/CPLD
移植万利EK-STM32F板的例程到IAREWARMv5.3及固件函数库v3.0
万利EK-STM32F板的例程是基于固件函数库v0.3(对,就是2007年5月的v0.3),现在不能够在IAREWARMv5.3跑(板上的STLink能连接了,Thanks刘工的新Driver!),相信是例程的framework是基于IAREWARMv4. ......
xlwjp stm32/stm8
录像机
拆一录像机,内有一硬盘,有谁知道怎么用...
scl690115 以拆会友
ADI推出适合笔记本和游戏机的电源控制器
美国模拟器件公司(ADI)发布了一款创新的电源控制器ADP3192,它适合用于提高系统稳定性和可靠性,同时为笔记本计算机、台式计算机、服务器和游戏机应用减小了印制电路板(PCB)面积并降低成本,从 ......
zbz0529 电源技术

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 977  990  352  2606  2689  20  8  53  55  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved