电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB346M000DGR

产品描述LVPECL Output Clock Oscillator, 346MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB346M000DGR概述

LVPECL Output Clock Oscillator, 346MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB346M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率346 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
用定时器实现DA功能
我现在正在做一个无线对讲,想用定时器实现DA功能, 两块板的单片机都是MSP430F2012,A板用AD采咪头信号,采到的数据再通过CC2500无线发出去,另一块B板子接收,MSP430F2012是没有DA功能的,我 ......
jackking2009 嵌入式系统
如何采用 COT 稳压器动态控制输出电压
恒定导通时间 (COT) 稳压器可为实施具有几乎固定频率的降压稳压器提供一种简单、低成本的方法。COT 稳压器不需要环路补偿,能够以最少的设计工作量提供优异的瞬态性能。非同步工作可减少极轻负 ......
wstt 模拟与混合信号
关于ADC采样转换时间的问题!!!
145451 这里的2.125和1.063 是不就是 ADC两个通道的 采样转换时间啊???还有ADC的为什么会有两个通道??他们有什么分别吗??最近在做东西。。来不及现学啦。。。。。先谢谢各位了!! ......
1157421908 TI技术论坛
08.02【每周讨论】强大的BIT1612数字视频解码器显示一张图片到底有多难
强大的BIT1612数字视频解码器,当然可以直接控制彩屏显示摄像头的实拍录像。应该也可以直接输入图片信息控制彩屏显示吧,这个不做讨论。但是要是像12864屏这样的,MCU送数据,让它显示一张图片 ......
longxtianya 综合技术交流
有谁作过S3C2440下ucos-II的移植以及TCP/IP的移植
来自EEWORLD合作群:arm linux fpga 嵌入0(49900581)...
大帅 实时操作系统RTOS
虚拟设备:验证接口功能,助力开发调试
无线通讯协议是智能产品互联的关键技术,是连接设备、实现信息传输的通道。目前,机智云支持WiFi、蓝牙、GPRS等多种无线协议,可实现智能产品之间的互联互通。那在做产品的时候,是否可以模拟硬 ......
机智智 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2428  1869  899  2601  2887  42  12  41  21  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved