电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA847M600BG

产品描述LVPECL Output Clock Oscillator, 84.6MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA847M600BG概述

LVPECL Output Clock Oscillator, 84.6MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA847M600BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率84.6 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531

推荐资源

Protel DXP能否实现一个工程多个原理图对应多个PCB
大家都知道Protel 99se同一工程中可以实现多个原理图和多个PCB的管理,但是在用Protel DXP时就不能实现,不知道大家就没有有什么方法可以实现。 72330 在导入PCB时,发现多个原理图中的 ......
zhaojun_xf PCB设计
NAT源代码
那位大哥有NAT实现的C语言代码阿。。。。 我是新来的,也没有什么分的。。。 谢谢了。。 有的话给我发到yang520xianzi@sohu.com 小弟在此感激不尽阿。。。...
fanfangzhang 嵌入式系统
长沙某电子有限公司招聘简章
联系人:18974951640,张先生一、电机控制器软件开发工程师岗位职责:1、 针对不同汽车微电机,如汽车车窗电机、天窗电机、水泵、油泵、汽车风扇、鼓风机、尾门等分析整理不同产品的特性需求; ......
仕道金略-Tony 求职招聘
AD7280 调不通
我现在在做AD7280电源摸块,用51的单片机,可是程序怎么也通不信,不知道是不是我的spi总线程序有问题,现在比较纠结,有哪位大神做个,帮帮忙。...
天凡一 ADI 工业技术
关于电动汽车实用充电方案的构思
目前社会上对电动汽车的呼声越来越高, 电力驱动的经济性在较短的续航里程及有限的电池寿命面前, 显得苍白无力. 本人觉得在一定时期内, 纯电动车只是作秀的工具. 当然了, 我们不排除电动车应用过 ......
PowerAnts 电源技术

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2262  34  2791  2725  2916  46  1  57  55  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved