IC FPGA, PDIP28, Field Programmable Gate Array
| 参数名称 | 属性值 |
| 是否Rohs认证 | 不符合 |
| 厂商名称 | NXP(恩智浦) |
| 包装说明 | DIP, DIP28,.6 |
| Reach Compliance Code | unknown |
| 架构 | PLS-TYPE |
| 最大时钟频率 | 40 MHz |
| JESD-30 代码 | R-PDIP-T28 |
| JESD-609代码 | e0 |
| 输入次数 | 16 |
| 输出次数 | 8 |
| 产品条款数 | 64 |
| 端子数量 | 28 |
| 最高工作温度 | 70 °C |
| 最低工作温度 | |
| 封装主体材料 | PLASTIC/EPOXY |
| 封装代码 | DIP |
| 封装等效代码 | DIP28,.6 |
| 封装形状 | RECTANGULAR |
| 封装形式 | IN-LINE |
| 电源 | 5 V |
| 可编程逻辑类型 | FIELD PROGRAMMABLE GATE ARRAY |
| 认证状态 | Not Qualified |
| 标称供电电压 | 5 V |
| 表面贴装 | NO |
| 技术 | TTL |
| 温度等级 | COMMERCIAL |
| 端子面层 | Tin/Lead (Sn/Pb) |
| 端子形式 | THROUGH-HOLE |
| 端子节距 | 2.54 mm |
| 端子位置 | DUAL |
| PLUS405AN | PLUS405AA | |
|---|---|---|
| 描述 | IC FPGA, PDIP28, Field Programmable Gate Array | IC FPGA, PQCC28, Field Programmable Gate Array |
| 是否Rohs认证 | 不符合 | 不符合 |
| 厂商名称 | NXP(恩智浦) | NXP(恩智浦) |
| 包装说明 | DIP, DIP28,.6 | QCCJ, LDCC28,.5SQ |
| Reach Compliance Code | unknown | unknown |
| 架构 | PLS-TYPE | PLS-TYPE |
| 最大时钟频率 | 40 MHz | 40 MHz |
| JESD-30 代码 | R-PDIP-T28 | S-PQCC-J28 |
| JESD-609代码 | e0 | e0 |
| 输入次数 | 16 | 16 |
| 输出次数 | 8 | 8 |
| 产品条款数 | 64 | 64 |
| 端子数量 | 28 | 28 |
| 最高工作温度 | 70 °C | 70 °C |
| 封装主体材料 | PLASTIC/EPOXY | PLASTIC/EPOXY |
| 封装代码 | DIP | QCCJ |
| 封装等效代码 | DIP28,.6 | LDCC28,.5SQ |
| 封装形状 | RECTANGULAR | SQUARE |
| 封装形式 | IN-LINE | CHIP CARRIER |
| 电源 | 5 V | 5 V |
| 可编程逻辑类型 | FIELD PROGRAMMABLE GATE ARRAY | FIELD PROGRAMMABLE GATE ARRAY |
| 认证状态 | Not Qualified | Not Qualified |
| 标称供电电压 | 5 V | 5 V |
| 表面贴装 | NO | YES |
| 技术 | TTL | TTL |
| 温度等级 | COMMERCIAL | COMMERCIAL |
| 端子面层 | Tin/Lead (Sn/Pb) | Tin/Lead (Sn/Pb) |
| 端子形式 | THROUGH-HOLE | J BEND |
| 端子节距 | 2.54 mm | 1.27 mm |
| 端子位置 | DUAL | QUAD |
电子工程世界版权所有
京B2-20211791
京ICP备10001474号-1
电信业务审批[2006]字第258号函
京公网安备 11010802033920号
Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved