电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

TC1313-1G0EUNTR

产品描述0.5 A SWITCHING REGULATOR, 2400 kHz SWITCHING FREQ-MAX, PDSO10
产品类别电源/电源管理    电源电路   
文件大小443KB,共32页
制造商Microchip(微芯科技)
官网地址https://www.microchip.com
标准
下载文档 详细参数 全文预览

TC1313-1G0EUNTR概述

0.5 A SWITCHING REGULATOR, 2400 kHz SWITCHING FREQ-MAX, PDSO10

TC1313-1G0EUNTR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Microchip(微芯科技)
零件包装代码MSOP
包装说明TSSOP, TSSOP10,.19,20
针数10
Reach Compliance Codecompli
ECCN代码EAR99
其他特性PFM CONTROL TECHNIQUE ALSO POSSIBLE; OUTPUT VOLTAGE IS ADJUSTABLE UPTO 0.8 TO 4.5
模拟集成电路 - 其他类型SWITCHING REGULATOR
控制模式CURRENT-MODE
控制技术PULSE WIDTH MODULATION
最大输入电压5.5 V
最小输入电压2.7 V
标称输入电压3.6 V
JESD-30 代码S-PDSO-G10
JESD-609代码e3
长度3 mm
湿度敏感等级1
功能数量1
端子数量10
最高工作温度85 °C
最低工作温度-40 °C
最大输出电流0.5 A
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP10,.19,20
封装形状SQUARE
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
电源3/5 V
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电流 (Isup)0.1 mA
表面贴装YES
切换器配置BUCK
最大切换频率2400 kHz
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度3 mm
Base Number Matches1
TI工程师教你如何正确选择电源IC
正确选择电源的集成电路(IC)表面上看似易如反掌。然而,随着需要多电源电压轨的消费类电子产品的推出,这项工作变得愈发复杂。当选择实际工作中所需的IC时,必须考虑成本、解决方案的外形尺寸、电源、占空比以及所需的输出功率等诸多因素。另外,必须根据重要性和相应选择的电源,对这些因素进行排序。在本文中,我们将确定附图1所示电源的最佳解决方案。示例应用中采用的是便携式电源,同时要求最大程度地降低功耗以及减小...
tiankai001 模拟与混合信号
MOSFET的开关电压Vgs
如题。请问一下,MOSFET的手册里面哪个参数能看的出来,当其作为开关管,完全打开的时候,Vgs的电压?同事跟我讲,默认12V大多数都可以完全打开(NMOS)。低于12V就有点悬,MOS打开不完全,会导致Rds的电阻过大,MOS管发热。所以他现在设计的电路图,基本上都是12V打开MOS管。举个例子,如下图...
平漂流 模拟电子
逐步深入LabVIEW程序设计架构
一设计模式[align=left]l 对于较为复杂的项目,在着手编写具体代码之前,首先要搭建出系统架构,系统架构是流程图的代码体现,好的系统架构可以大大节约系统开发和调试的时间,使得逻辑更加清晰。[/align][align=left]常用框架包括以下几种:[/align][align=left]l 1.顺序结构;[/align][align=left]l 2.状态机架构;[/align][ali...
ld056k 模拟电子
瞧瞧:5000远的键盘什么样子
...
小娜 移动便携
一份较详细的数字后端流程介绍
数字后端流程 1. 数据准备。对于 CDN 的 Silicon Ensemble而言后端设计所需的数据主要有是Foundry厂提供的标准单元、宏单元和I/O Pad的库文件,它包括物理库、时序库及网表库,分别以.lef、.tlf和.v的形式给出。前端的芯片设计经过综合后生成的门级网表,具有时序约束和时钟定义的脚本文件和由此产生的.gcf约束文件以及定义电源Pad的DEF(Design Exchan...
ruopu PCB设计
Verilog HDL语言在FPGA/CPLD开发中的应用
[b]摘 要[/b]:通过设计实例详细介绍了用Verilog HDL语言开发FPGA/CPLD的方法,并通过与其他各种输入方式的比较,显示出使用Verilog HDL语言的优越性。[b]关键词[/b]: Verilog HDL;FPGA/CPLD;EDA[b]1 引言 [/b]近30年来,由于微电子学和计算机科学的迅速发展,给EDA(电子设计自动化)行业带来了巨大的变化。特别是进入20世纪90年代...
songrisi FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 289  569  585  1264  1630 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved