电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC1279M00DGR

产品描述LVDS Output Clock Oscillator, 1279MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC1279M00DGR概述

LVDS Output Clock Oscillator, 1279MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC1279M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1279 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
lost my way
2016年,让我明白了一件事情。上班不要想得太多,否则会痛苦死。 2016年,我放弃了上市公司的加工资的2个月的年终奖,直奔坪山一个公司做fpga。一年之后,2017年,我从派出所出来 ......
sadlife1000 机器人开发
跪求protel dxp波形发生器原理图!!
小弟目前急需一个基于protel dxp 2004技术的波形发生器原理图,希望哪位高手不吝赐教,在下不胜感激!!! ...
amanonline 嵌入式系统
FPGA应用设计暑期特惠班/易凡软件嵌入式培训中心
FPGA应用设计暑期特惠班/易凡软件嵌入式培训中心 FPGA系统设计暑期班主要面向即将就业的研究生以及希望在数字逻辑设计方面进一步提高的FPGA软硬件工程师。本次培训学习时间较长,有很强的针对 ......
UUG 嵌入式系统
while时不定时的自动退出
开发环境:iccavr 7.22 变量定义 unsigned int plss0=0; 中断程序: if(plss0)plss0--; 主程序: while(plss0) { ; } 在这里 有时候plss0不为0就退出来了! 是不是是因 ......
melintoto Microchip MCU
ISE10.1i安装不成功,怎么回事?
看图,到第三部就要打勾进行选择步知道为什么是灰白色的,无法打勾。英文提示大概是说操作系统步支持,或者序列号的问题。但是我之前安装成功了啊。哪位大侠知道什么原因怎么解决啊。系列号我换 ......
frankjintao FPGA/CPLD
怎样找到学习嵌入式的方向
本人大三学生,学习的是电子类的专业.想着手嵌入式的学习.可不知道该走怎样的方向.对于单片机,我还是比较熟练的.不知是否该在硬件上继续深入,还是开始学习嵌入式系统.对于系统是一开始就学习LINU ......
zhfxuyg 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 108  2084  2060  2798  552  40  37  35  52  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved