电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB414M000BG

产品描述LVPECL Output Clock Oscillator, 414MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB414M000BG概述

LVPECL Output Clock Oscillator, 414MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB414M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率414 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
ps教程资料汇总
ps教程资料汇总 免积分、免登陆下载百度文库的软件,ps教程各种版本只要你想就能下载 反正我是测试了,提取效果还是可以,word里面的图片都是完整的(将近三百页的资料都没问题) ......
糊涂妹 下载中心专版
ARM Developer Suite v1.2
求ARM Developer Suite v1.2的下载地址? 请那位大哥告诉我一个下载地址,我找了好长时间也没有找到,谢谢?...
pubk200 ARM技术
基于开发板的MP3设计
在学习的过程中,学习的IIS总线以及C++的学习,所以想用开发板实践一下学到的知识 1,基于ARM的MP3系统 在PC机上运行一个MP3界面,用界面的按钮通过PC机的串口和ARM机的串口之间的通信, ......
fwk123456 微控制器 MCU
瑞萨MCU DIY活动 EZ CUBE使用笔记
1.这个地方好像描述的有些问题,没有看到所谓的“R8C” 2.面向中国市场的DIF,暂时还不知道在哪下载。 3.资料的PDF竟然还加密不能复制,一般很多不许更改就算了,奇葩 呀!直接XX掉! ...
qi777ji 瑞萨MCU/MPU
QT新建dialog什么也不加编译就出错
(win7)用qt designer新建一个dialog,什么也不加点Run就报错,请问这是什么原因呢?81372而重试把工程建立在QT安装目录下,在建立相同的项目,编译就能成功,这是什么原因呢? 本帖最后由 sph ......
sphshine Linux开发
MicroPython 1.17 版本发布
MicroPython 的 v1.17 已经发布!此版本旨在遵循每 2 个月(左右)发布一次的时间表,之前的 v1.16 于 2021 年 6 月 18 日发布。 v1.17:F-strings、新 machine.I2S 类、ESP32-C3 支持和 LEG ......
dcexpert MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1333  1702  2781  336  1097  27  35  56  7  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved