电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC1253M00DG

产品描述LVDS Output Clock Oscillator, 1253MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FC1253M00DG概述

LVDS Output Clock Oscillator, 1253MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC1253M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1253 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2013年电设电源设计公式大全
本帖最后由 paulhyde 于 2014-9-15 03:23 编辑 2013年电设电源设计公式大全 2013年全国大学生电子设计大赛需要用到的好资料,电源设计公式大全,大家共勉! 本帖最后由 在路上的旁观者 于 2 ......
在路上的旁观者 电子竞赛
关于UC的一点问题
最近在看嵌入式系统,可能看得资料不是很详细,而且结合了些小程序去看,提出以下疑惑。 1,信号量发生任务发生了个信号量,等待信号量任务执行一遍,并没有返回信号。 一个信号是不是只能用 ......
大家都是好朋友 实时操作系统RTOS
遇到难题了
你看这是at89x51.h里的位定义 sfr SCON = 0x98; sfr SBUF = 0x99; 这么说来 缓冲器的地址和SCON.1的地址重合了,这么可以重呢 ,这个寄存器还是占用8位的字节吗?若是,岂不是把SCO ......
zzbeagle 综合技术交流
wince平台使用的教育学习软件?
你们有看到市场上有卖Win CE平台上使用的教育学习软件!? 有的话告知一下! 像洪恩/智慧源等等这类公司开发出来教育学习软件,是怎么一个开发平台,有专家或朋友了解的话方便解答一下吗? ......
NetCom 嵌入式系统
请问在飞利浦手机开发平台发开前途 咋样?
小弟今年刚毕业,来了家新公司,他让我做飞利浦手机开发平台下的研发,他说将来让我做TD项目, 貌似飞利浦手机开发平台用的公司很少,请该使用过平台的兄弟们评价一下这个平台下的开发前途如何 ......
hahaxiao 嵌入式系统
51系列单片机的优点及各种51单片机的简单比较
51系列单片机的优点及各种51单片机的简单比较 51系列优点之一是它从内部的硬件到软件有一套完整的按位操作系统,称作位处理器,或布尔处理器。它的处理对象不是字或字节而是位。它不光能对 ......
tiankai001 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 719  2796  1125  596  2411  15  57  23  12  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved