电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TBA4027055M

产品描述TCVCXO Oscillator
文件大小98KB,共7页
制造商Pletronics, Inc.
官网地址http://www.pletronics.com/
下载文档 全文预览

TBA4027055M概述

TCVCXO Oscillator

文档预览

下载PDF文档
TBA4 Series
TCVCXO Oscillator
February 2009
• Pletronics’ TBA4 Series is a temperature
compensated voltage controlled crystal
oscillator with a clipped sinewave output.
• The package is designed for high density
surface mount designs.
• Tape and Reel packaging is available.
8 to 52 MHZ
Stabilities to less than 0.2ppm available
5 x 7 mm LCC Ceramic Package
Optional Voltage Control Function
Pletronics Inc. certifies this device is in accordance with the
RoHS (2002/95/EC) and WEEE (2002/96/EC) directives.
Pletronics Inc. guarantees the device does not contain the following:
Cadmium, Hexavalent Chromium, Lead, Mercury, PBB’s, PBDE’s
Weight of the Device: 0.3 grams
Moisture Sensitivity Level: 1 As defined in J-STD-020C
Second Level Interconnect code: e4
Absolute Maximum Ratings:
Parameter
V
CC
Supply Voltage
Vi
Vo
Input Voltage
Output Voltage
Unit
-0.5V to +6.5V
-0.5V to V
CC
+ 0.5V
-0.5V to V
CC
+ 0.5V
Thermal Characteristics
The maximum die or junction temperature is 155
o
C
The thermal resistance junction to board is 30 to 50
o
C/Watt depending on the solder pads, ground plane
and construction of the PCB.
Product informatin is current as of publication date. The product conforms
to specifications per the terms of the Pletronics standard warranty. Production
processsing does not necesarily include testing of all parameters.
Copyright © 2009, Pletronics Inc.
基于ZX-2型FPGA开发板的串口示波器(五)
本帖最后由 小梅哥 于 2015-4-8 17:03 编辑 系统仿真验证及testbench的编写 仿真验证: 以上分部分介绍了系统的各个关键模块的设计。接下来,我们来对该设计进行仿真验证。因为该实验是基 ......
小梅哥 FPGA/CPLD
raw-os 以及micro raw-os的开发仓库
由于google code 由于某些原因经常稳不稳定,现所有仓库的地址都已经迁往github. raw-os 的github 仓库地址为:https://github.com/jorya/raw-os micro raw-os 的github仓库地址为: https ......
jorya_txj 嵌入式系统
版图实现与工艺实现的问题
具体在做芯片设计的时候,完成代码级设计后对于全定制流程而言主要是要进行模块划分与电路设计和版图实现。对比建筑领域的三视图我们的版图一般是一个顶层视图,但并不完全。各层的描述与实现近 ......
icfb PCB设计
异步时域数据处理
我用cpld做了两块板子,一块AD ,串并转换发射数据,一块接收数据。但接收数据总是有点不准确,后来发现原因是时钟不同步,但是没办法把两块板子用同一个时钟源,两块板子上的晶振都是75M,数据 ......
gaosjp FPGA/CPLD
峰值检测电路
各位大侠,我想要对正弦波整流后的电路进行A/D转换,所以我搭了一个峰值检测电路,但是结果不是我想要的。在我改大输入正弦波的幅值时,检测到的峰值会跟随着变大;然而当我再减小输入正弦波幅 ......
阿昌想变胖 分立器件
MCU的AD数模隔离方案
本帖最后由 kingdjh 于 2018-5-7 13:16 编辑 354160 如图所示的系统,想咨询下转换板的电源方案。 多问一句,LDO和电源基准有什么区别? 现在的方案是Vcc_a和Vcc_b是一个,然后电桥的干 ......
kingdjh PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 235  2649  1370  1996  2890  5  54  28  41  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved