电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT74FCT273CTSOG

产品描述D Flip-Flop, FCT Series, 1-Func, Positive Edge Triggered, 8-Bit, True Output, CMOS, PDSO20, GREEN, SOIC-20
产品类别逻辑    逻辑   
文件大小72KB,共7页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT74FCT273CTSOG概述

D Flip-Flop, FCT Series, 1-Func, Positive Edge Triggered, 8-Bit, True Output, CMOS, PDSO20, GREEN, SOIC-20

IDT74FCT273CTSOG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOIC
包装说明SOP, SOP20,.4
针数20
Reach Compliance Codeunknown
系列FCT
JESD-30 代码R-PDSO-G20
JESD-609代码e3
长度12.8 mm
负载电容(CL)50 pF
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Sup83300000 Hz
最大I(ol)0.048 A
湿度敏感等级1
位数8
功能数量1
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP20,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
电源5 V
Prop。Delay @ Nom-Sup5.8 ns
传播延迟(tpd)5.8 ns
认证状态Not Qualified
座面最大高度2.65 mm
最大供电电压 (Vsup)5.25 V
最小供电电压 (Vsup)4.75 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度7.5 mm

文档预览

下载PDF文档
IDT54/74FCT273T/AT/CT
FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET
MILITARY AND INDUSTRIAL TEMPERATURE RANGES
FAST CMOS
OCTAL D FLIP-FLOP
WITH MASTER RESET
FEATURES:
IDT54/74FCT273T/AT/CT
DESCRIPTION:
Std., A, and C grades
Low input and output leakage
1µA (max.)
CMOS power levels
True TTL input and output compatibility:
– V
OH
= 3.3V (typ.)
– V
OL
= 0.3V (typ.)
High Drive outputs (-15mA I
OH
, 48mA I
OL
)
Meets or exceeds JEDEC standard 18 specifications
Military product compliant to MIL-STD-883, Class B and DESC
listed (dual marked)
Power off disable outputs permit "live insertion"
Available in the following packages:
– Industrial: SOIC, SSOP, QSOP
– Military: CERDIP, LCC
The FCT273T is an octal D flip-flop built using an advanced dual metal
CMOS technology. The FCT273T has eight edge-triggered D-type flip-
flops with individual D inputs and O outputs. The common buffered Clock
(CP) and Master Reset (MR) inputs load and reset (clear) all flip-flops
simultaneously.
The register is fully edge-triggered. The state of each D input, one set-
up time before the low-to-high clock transition, is transferred to the corre-
sponding flip-flop’s O output.
All outputs will be forced low independently of Clock or Data inputs by
a low voltage level on the
MR
input. The device is useful for applications
where the true output only is required and the Clock and Master Reset are
common to all storage elements.
FUNCTIONAL BLOCK DIAGRAM
D
0
CP
D
1
D
2
D
3
D
4
D
5
D
6
D
7
D
CP
R
D
MR
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
O
0
O
1
O
2
O
3
O
4
O
5
O
6
O
7
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
MILITARY AND INDUSTRIAL TEMPERATURE RANGES
1
JUNE 2002
DSC-2568/2
© 2002 Integrated Device Technology, Inc.
野百合也有春天——X10成功刷入4.0
我的老爷机索爱X10终于刷入4.0了,虽然不是官方的~ 发帖庆祝一下~ 91490 91491 91492 91493...
juring 聊聊、笑笑、闹闹
关于用NPN三极管做高电压转换输出的问题。
如下图,在看一个传感器调理芯片资料,典型电路中推荐用JFET或者NPN三极管搭建电源电压转换电路,目的是将宽范围电压输入得到稳定的低电压。 电路比较巧妙,一时没有领会,请大家帮们解答, ......
tongshaoqiang 分立器件
经典模拟电路大搜集(芯币奖励)——10.28评奖结果出炉
【活动目的】 最近,由于quanzx老师的一篇帖子“一个高人的设计”备受广大网友关注,从而 引发了针对该电路图的一系列讨论,让大家学到了不少东西。其实经典的模电设 ......
小娜 模拟电子
大神帮看看 o_TxD 通过示波器看看左右抖动很严重
`timescale 1ns / 1ps module Rec_commond( i_clk, //20M i_clk100m, //100M i_rstn, o_TxD, ......
北极星的极光 FPGA/CPLD
CircuitPython的冰柱滴水代码
518671 网友将冰柱滴水的代码移植到了CircuitPython上 https://github.com/gamblor21/pyicle ...
dcexpert MicroPython开源版块
wince 烧写时出现了 don't support raw image 是什么情况???
wince 烧写时出现了 don't support raw image 是什么情况???...
wumuqing2007 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 556  1693  2584  1298  1982  28  42  2  53  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved