电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB406M000DG

产品描述LVPECL Output Clock Oscillator, 406MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB406M000DG概述

LVPECL Output Clock Oscillator, 406MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB406M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率406 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
通信组的进来
将字符图案叠加在电视屏幕上,编写程序是个什么思路?求大神指点!:time:...
397126464 电子竞赛
反激式、正激式、推挽式、半桥式、全桥式开关电源的优点和缺点!
本帖最后由 qwqwqw2088 于 2021-3-21 21:58 编辑 0 1单端正激式 单端:通过一只开关器件单向驱动脉冲变压器. 正激:脉冲变压器的原/付边相位关系,确保在开关管导通,驱动脉冲变压器原边 ......
qwqwqw2088 模拟与混合信号
设计好的专案,要变更电路给不同客户使用,该如何处理?
目前有一设计好的专案,使用AD15,要对不同的客户要求对功能进行删减,想请问一下正确的作法应该如何会比较好。 (主架构不变,PCB必须变更大小) 我目前的作法是: 1.复制原本的专案来,然后变 ......
bluefox0919 PCB设计
【芯币兑换】活动一:用社区芯币兑换51开发板PCB板!
EEWORLD芯币是大家在EEWORLD“劳动”所得,为促进货币流通及小小的答谢网友,特举办这次芯币兑奖活动。 此活动初次举办,有不合理之处请多提意见! 参与者:EEWORLD所有会员(恶意灌水者 ......
EEWORLD社区 为我们提建议&公告
出个2440 开发板
TQ2440 带摄像头 有屏...
cd4514 Linux开发
教你认清电源认证标准
现在电脑上的设备越来越多,能耗也日渐增大,没有一个功率强大的电源,就有可能损坏主板、硬盘等部件,缩短电脑的正常使用寿命。目前市场上的电源品种繁多,从几十元到上百元都有,如何选 ......
子乐 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1787  2780  718  2097  2037  38  12  37  45  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved