电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA1310M00DG

产品描述LVDS Output Clock Oscillator, 1310MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA1310M00DG概述

LVDS Output Clock Oscillator, 1310MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA1310M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1310 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
我的uCOS移植
本人在网上下载的uCOS,增加了定时器1周期中断,结果老是进入App_Fault_ISR,/*3,HardFault*/,不知道怎么回事,请高手帮我分析一下,仿真环境为万利的开发板加IAR4.42A。 相关链接:https:/ ......
ssdd_yy stm32/stm8
监控安防中POE交换机用的多还是普通交换机用的多
POE交换机技术已经发展很多年了,技术标准也早已制定,为什么POE供电技术还没有普及。 ...
达普POE交换机 工业自动化与控制
谁能推荐一个肖特基二极管
老师们请推荐一个肖特基二极管,正向电流2A左右的。正向压降在正常情况下0.3V左右。谢谢了...
yet 模拟与混合信号
GPRS模块做数据传输系统,16串口模块同时传输
GPRS模块做数据传输系统,16串口模块同时传输,是不是要自己协议栈。 是不是要自己写PPP协议。有解决的情回复一下,重金谢! grr@qq.com...
87136226 嵌入式系统
仅通过555和324产生锯齿波的电路无法工作
电路图如图所示,原理是书上给的,但是在Tina和multisim中仿真都出不来预期效果,求问各位能否给些分析、解决措施。 PS:电路设计的要求是器件限用555和324 ,不使用二极管、三极管,只提供任 ......
lzx54945 模拟电子
【TI荐课】#霍尔效应磁传感器基础#
//training.eeworld.com.cn/TI/show/course/3897...
qwqwqw2088 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1520  38  2715  1286  1100  38  33  41  58  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved