电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC319M000DGR

产品描述LVDS Output Clock Oscillator, 319MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC319M000DGR概述

LVDS Output Clock Oscillator, 319MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC319M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率319 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
AVR单片机JTAG仿真器的使用
AVR Studio界面依次点击set、AVR program、connect之后就显示Please select a device from the devicelist. 不知道我的操作有啥毛病,请帮忙指导下,谢谢了...
鸟人_2013 单片机
2022得捷电子创新设计大赛】物料开箱贴-ESP32-S2-Kaluga-1
本帖最后由 damiaa 于 2022-7-10 12:41 编辑 2022得捷电子创新设计大赛】物料开箱贴-ESP32-S2-Kaluga-1 话说回来,这次的物料等待时间有点漫长。不过还是很幸运。终于等到 ......
damiaa DigiKey得捷技术专区
【Wio Link】第4篇 电脑连接上UDP试试
一wio Link 之前几篇里介绍了wio link通过编写的安卓app进行安卓手机和Iphone之间的udp传输,但是发现丢帧还蛮严重的,这次准备换电脑试试。326787 连接上wifiwiolink 二 测试开始我测试的目 ......
常见泽1 无线连接
关于I/O口内部上拉电阻
请问:I/O口做输出时,什么时候需要使能内部上拉电阻啊? 从来没使用过内部上拉,也没发现有什么影响。...
wenhanbin 微控制器 MCU
VHDL编程100例
VHDL编程100例...
歹匕示申 FPGA/CPLD
IAP编译警告
在写IAP程序时 定义函数指针产生警告: warning: #1081-D: conversion from integer to smaller pointer我的定义函数是:#define IAP_LOCATION 0x1FFFF1FF1 void (*IAP_Entry) (uint32 , uint32 ......
hxh13858161267 NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2670  2791  2710  1894  2360  17  18  21  1  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved