电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA1108M00DG

产品描述LVPECL Output Clock Oscillator, 1108MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA1108M00DG概述

LVPECL Output Clock Oscillator, 1108MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA1108M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1108 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
学TI MSP430F5529,晒成绩,抢超值大礼!
获奖名单公布:https://bbs.eeworld.com.cn/thread-369013-1-1.html 本期抢楼时间:即日起——3月31日 参与资格: 1、点击注册“EEWORLD大学堂TI教室”,成为课堂学员。(可以使 ......
EEWORLD社区 微控制器 MCU
参会赢iPad2!Silicon Labs & EDOM新品巡演及应用技术研讨会,等你来!
2011 Silicon Labs & EDOM新品巡演及应用技术研讨会2011年Silicon Labs&EDOM新品巡演及应用技术研讨会10月隆重登场,为业界带来一场技术盛宴!演讲主题包含Silicon Labs全新多点触控电 ......
EEWORLD社区 模拟电子
Windows CE在指纹传感器设备驱动程序开发中的应用.pdf
Windows CE在指纹传感器设备驱动程序开发中的应用.pdf46980...
yuandayuan6999 单片机
南华大学黄智伟系列--如何设计运算放大器的PCB
本帖最后由 paulhyde 于 2014-9-15 04:10 编辑 1.考虑了寄生参数的运算放大器电路 一个典型的运算放大器电路如图1(a)所示,考虑了PCB焊盘、通孔和导线、以及元器件分布参数的运算放大器电 ......
小煜 电子竞赛
请推荐时钟分配芯片?
不知道该发哪个版,就发这里了。能将一个时钟复制成多路然后分配给其他需要时钟的芯片。...
dsp_comm 模拟电子
变频器负载匹配办法
生产机械的种类繁多,性能和工艺要求各异,其转矩特性不同,因此应用变频器前首先要搞清楚电动机所带负载的性质,即负载特性,然后再选择变频器和电动机。负载有三种类型:恒转矩负载、风机泵类 ......
dlpowtran 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 65  824  95  1513  476  42  16  36  27  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved