电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KB726M000DG

产品描述CMOS/TTL Output Clock Oscillator, 726MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KB726M000DG概述

CMOS/TTL Output Clock Oscillator, 726MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KB726M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率726 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
FTF印象_1
Zigbee也是这次Freescale FTF重点宣传的一块,展出了不少用Zigbee做的东西。 下面这是其中一个报告的资料,介绍了Freescale Zigbee的组成和应用还有几款芯片的简单说明。对刚开始用Freescale的 ......
kernelpanic NXP MCU
无线通讯技术(华为).pdf
本帖最后由 dontium 于 2015-1-23 13:08 编辑 无线通讯技术(华为).pdf ...
785180572 模拟与混合信号
模块时代之ADI实验室电路
“半导体厂商越来越倾向于提供一揽子的解决方案,用以帮助客户以最快的速度和最低的研发成本推出新产品,一个典型的例子就是“山寨手机”,但手机毕竟是高度集成的数字化产品,那么模拟电路的 ......
EEWORLD社区 ADI 工业技术
基于Virtex-5FPGA的系统监测器设计
37709...
lhx654321 FPGA/CPLD
我的TVP5147输出的图象怎么老是偏屏?那些HSYNC,VSYNC,AVID,VBLK参数要怎么设置啊?!不懂配置的原理。
我的TVP5147输出的图象怎么老是偏屏?那些HSYNC,VSYNC,AVID,VBLK参数要怎么设置啊?!不懂配置的原理。...
bingxue668 嵌入式系统
电力设备支持snmp v1是不是落后了,能否跟v3兼容?
最近有个项目,电力同步时钟,我打算在单片上移植lwip实现snmp以支持集中网管,lwip内置的snmp是v1,现在snmp最新的是v3,不知道将来会不会将v3作为集中网管的snmp标准,那么v1是不是就不能用了 ......
PENG8PEI 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 691  807  119  957  2469  23  50  46  9  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved