电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB194M000DG

产品描述LVDS Output Clock Oscillator, 194MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB194M000DG概述

LVDS Output Clock Oscillator, 194MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB194M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率194 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有没有人尝试过winxp wince双系统?
说说具体安装步骤 或者在老pc(赛扬900的机器)上安装wince的过程...
babyspider 嵌入式系统
STEVAL-IDB007V1 烧入Demo程序
本帖最后由 cruelfox 于 2017-12-30 13:22 编辑 插上USB之后,识别出了虚拟串口设备,这是很自然的。接着,还识别出了一个“磁盘”设备,我立即就明白了ST为什么要用STM32L151来做USB转串口 ......
cruelfox 意法半导体-低功耗射频
开关电源设计中功率电阻发烫
本帖最后由 笨笨丁2018 于 2016-9-29 23:03 编辑 现在设计一个电源,其中通过整流桥电路,到99V作为VDC,通过如下电路设计: 通过串入功率电阻和4742来设计出+12V的电源,跟开 ......
笨笨丁2018 电源技术
急!小弟请教一个电路改造的小问题。
这个电路中自激振荡部分频率太低,我想把它改成10mhz-500mhz的高频振荡电路,电路越简单越好,L1,L2在改造范围外。简单讲就是把变压器左边改成10mhz以上高频输入就行。希望有懂电路的大侠帮忙给 ......
miaoyu175 DIY/开源硬件专区
安全带隐患 特斯拉召回9万辆Model S
最近,特斯拉宣布召回旗下全部S型电动豪华轿车,进行安全带检查,这是特斯拉公司史上最大规模的一次汽车召回措施。http://www.cnelec.cn/upload/edit/images/201511/ChMkJlZRrDyI.jpg据了解,此 ......
elecA 汽车电子
怎么会这样
本帖最后由 paulhyde 于 2014-9-15 09:17 编辑 我们学校今年竟然没人获全国奖项,郁闷啊! ...
天涯逐日 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 991  1628  177  240  1825  30  25  8  51  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved