电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

BFS20/T3

产品描述RF Small Signal Bipolar Transistor
产品类别分立半导体    晶体管   
文件大小279KB,共7页
制造商Nexperia
官网地址https://www.nexperia.com
标准
下载文档 详细参数 选型对比 全文预览

BFS20/T3概述

RF Small Signal Bipolar Transistor

BFS20/T3规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Nexperia
包装说明SMALL OUTLINE, R-PDSO-G3
Reach Compliance Codecompliant
最大集电极电流 (IC)0.025 A
基于收集器的最大容量1 pF
集电极-发射极最大电压20 V
配置SINGLE
最高频带VERY HIGH FREQUENCY BAND
JEDEC-95代码TO-236AB
JESD-30 代码R-PDSO-G3
JESD-609代码e3
元件数量1
端子数量3
封装主体材料PLASTIC/EPOXY
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
极性/信道类型NPN
表面贴装YES
端子面层TIN
端子形式GULL WING
端子位置DUAL
处于峰值回流温度下的最长时间40
晶体管元件材料SILICON
标称过渡频率 (fT)350 MHz

BFS20/T3相似产品对比

BFS20/T3 BFS20/T4 933092111185 BFS20 BFS20T/R 933092111215 933092111235 BFS20-T
描述 RF Small Signal Bipolar Transistor RF Small Signal Bipolar Transistor RF Small Signal Bipolar Transistor RF Small Signal Bipolar Transistor RF Small Signal Bipolar Transistor RF Small Signal Bipolar Transistor RF Small Signal Bipolar Transistor RF Small Signal Bipolar Transistor
包装说明 SMALL OUTLINE, R-PDSO-G3 SMALL OUTLINE, R-PDSO-G3 SMALL OUTLINE, R-PDSO-G3 SMALL OUTLINE, R-PDSO-G3 SMALL OUTLINE, R-PDSO-G3 SMALL OUTLINE, R-PDSO-G3 SMALL OUTLINE, R-PDSO-G3 SMALL OUTLINE, R-PDSO-G3
Reach Compliance Code compliant compliant compliant compliant compliant compliant compliant compliant
最大集电极电流 (IC) 0.025 A 0.025 A 0.025 A 0.025 A 0.025 A 0.025 A 0.025 A 0.025 A
基于收集器的最大容量 1 pF 1 pF 1 pF 1 pF 1 pF 1 pF 1 pF 1 pF
集电极-发射极最大电压 20 V 20 V 20 V 20 V 20 V 20 V 20 V 20 V
配置 SINGLE SINGLE SINGLE SINGLE SINGLE SINGLE SINGLE SINGLE
最高频带 VERY HIGH FREQUENCY BAND VERY HIGH FREQUENCY BAND VERY HIGH FREQUENCY BAND VERY HIGH FREQUENCY BAND VERY HIGH FREQUENCY BAND VERY HIGH FREQUENCY BAND VERY HIGH FREQUENCY BAND VERY HIGH FREQUENCY BAND
JEDEC-95代码 TO-236AB TO-236AB TO-236AB TO-236AB TO-236AB TO-236AB TO-236AB TO-236AB
JESD-30 代码 R-PDSO-G3 R-PDSO-G3 R-PDSO-G3 R-PDSO-G3 R-PDSO-G3 R-PDSO-G3 R-PDSO-G3 R-PDSO-G3
元件数量 1 1 1 1 1 1 1 1
端子数量 3 3 3 3 3 3 3 3
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE
极性/信道类型 NPN NPN NPN NPN NPN NPN NPN NPN
表面贴装 YES YES YES YES YES YES YES YES
端子形式 GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING
端子位置 DUAL DUAL DUAL DUAL DUAL DUAL DUAL DUAL
晶体管元件材料 SILICON SILICON SILICON SILICON SILICON SILICON SILICON SILICON
标称过渡频率 (fT) 350 MHz 350 MHz 350 MHz 350 MHz 350 MHz 350 MHz 350 MHz 350 MHz
是否Rohs认证 符合 - 符合 符合 符合 符合 符合 -
厂商名称 Nexperia - - Nexperia Nexperia Nexperia Nexperia Nexperia
JESD-609代码 e3 - - e3 e3 e3 e3 -
峰值回流温度(摄氏度) 260 - NOT SPECIFIED 260 260 NOT SPECIFIED NOT SPECIFIED -
端子面层 TIN - - Tin (Sn) Tin (Sn) Tin (Sn) Tin (Sn) -
处于峰值回流温度下的最长时间 40 - NOT SPECIFIED 30 40 NOT SPECIFIED NOT SPECIFIED -
用SCSI_PASS_THROUGH 参数deviceiocontrol返回错误
用deviceiocontrol向设备发SCSI_PASS_THROUGH 命令,函数返回0,正常为非零,但设备已经收到命令,我要返回的结果,弄了好长时间,不明白,哪位有过类似经验,指点下,谢谢!...
juanchen 嵌入式系统
关于PCB铺地
本人用的是DXP 想问下PCB里面铺地有网格的铺地和实体的铺地,我搞不懂他们有什么其别,分别用在哪些地方好点!还有我想问下有没电子方面的群因为刚毕业还有很多东西不知道有群的分享下 以后好讨论问题...
zhihuo PCB设计
晒WEBENCH设计的过程+3.3V or 5.0V输出可调@2A工业环境MCU控制系统的电源设计
[font=仿宋, 仿宋_GB2312][size=5]看到这个题目可能会感到比较纠结,到底是要设计什么呢?其实我个人也比较纠结。因为我想选择一款电源芯片输入电压12V(兼容8~30V),最大输出电流2A,最主要的是要能在-40℃~+80℃环境条件下稳健工作,能承受规定条件的震荡实验。好了[/size][/font][font=仿宋, 仿宋_GB2312][size=5]进入WEBENCH设计:[...
电子微创意 模拟与混合信号
数字示波器实用技巧大型分享交流会
时间:2011年3月15日下午1:30 — 4:30地点:酒店:翠宫饭店(北京市海淀区知春路76号)很多刚毕业的本科生希望很快成为有能力的电子工程师,很多有能力的电子工程师希望更上一层楼,成为解决问题的高手。他们都有一个实现自己愿望的工具──利用好“电子工程师的眼睛” ── 数字示波器。数字示波器作为时域的最基础仪器,正变得越来越普及,其功能也变得越来越丰富,越强大。很多工程师在使用这种基础仪器方...
安_然 测试/测量
PXA270串口中断注册的问题~
PXA270有三个UART,全部连接MAX3073作为串口使用,奇怪的是已经用struct resource建立资源列表,但Linux运行后使用cat /proc/interrupts显示只有第一个Full Function UART的中断,其他两个没有。这是怎么回事呢?{.start = 0x40100000,.end = 0x4010001f,.flags = IORESOURCE_MEM,}...
yglcncm 嵌入式系统
mini risc mcu源码
源码来自risc-v中文社区的这个帖子,本mini risc mcu学习源代码有二个对应的文件,一个是chisel源码文件,另一个是对应的verilog源文件,其中chisel源文件进行了行注释,相信不懂chisel的也能明白很多东西:chisel源码:importchisel3._importchisel3.util._classRiscextendsModule{valio= IO(newBu...
whoisliang EE_FPGA学习乐园

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 318  342  1083  1408  1702 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved