电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB1120M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1120MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KB1120M00DG概述

CMOS/TTL Output Clock Oscillator, 1120MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB1120M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1120 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【R7F0C809】----深入理解(2)12位定时器
本帖最后由 youki12345 于 2015-9-20 17:47 编辑 讨论完了时钟我们再来看看R7F中一个非常重要的功能—12位间隔定时器。第一个问题就是这个定时器有什么?在数据手册开头就有非常醒目的一 ......
youki12345 瑞萨MCU/MPU
菜鸟提问:对于涉及到ARM7软件编程得到的C语言,可以在VC++平台上调试吗?
对于涉及到ARM7软件编程得到的C语言,可以在VC++平台上调试吗? 因为现在得到的程序包里面有C,也有C++,所以 我想直接用VC++的运行,不学ADS的了~ 祈求高手指点...
t63056 ARM技术
对偶变换
从一个逻辑函数变换为它的对偶函数叫做对偶变换。与和或、同或和异或是两对偶的运算,原变量和反变量是对偶的变量,“0”和“1”是对偶的常量。运算符和变量总是成对地定义的,称为对偶的运算符 ......
fighting 模拟电子
【晒】俺的RIGOL DS1102U
收到示波器非常高兴,虽然是普及型的,但也很不错的{:1_119:},比俺原来 的那个示波器小、功能多,等以后检验一下模拟带宽,和老示波器比较一下。 193581 ...
dontium 聊聊、笑笑、闹闹
waveoutSetVolume声道设置!
msdn上解释说waveoutSetVolume的第二个参数,高字节是左声道音量,低字节是右声道音量 我现在使用的是wince420的系统,s3c2410、1341声音芯片! 我使用这个函数设置左右声道无效,两个声道 ......
hz04081213 嵌入式系统
菜鸟求助GY-521模块的工作原理
本人想使用GY-521模块,但不知道该模块是怎么工作的,可以测到什么数据,如何测,希望大神可以指教一下 ...
司空玄硕 传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2250  1664  2567  2261  2475  49  29  6  12  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved