电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC1314M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1314MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC1314M00DG概述

CMOS/TTL Output Clock Oscillator, 1314MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC1314M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1314 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何防止晶振出现不良现象
如何防止晶振出现不良现象,现在介绍严格按照技术要求的规定,对晶振组件进行检漏试验以检查其密封性,具体如下: 1、压封工序是将调好的谐振件在保护中与外壳封装起来,以稳定石英 ......
zkj2014 DIY/开源硬件专区
win32 sdk 窗口切换问题
想做一个 WIN32程序,实现就个窗口切换。 WIN32怎么弄啊。 提示思路和代码啊,谢谢!!!...
chokee 嵌入式系统
如何用程序判断无线AP能否连接外网?
用微软自带的WIFI连接程序,去连一个不能上外网的无线路由,能正确分配到IP,图标显示已连接,但用IE上不了网。我怎么判断此无线路由能否上外网呢?...
dise2a 嵌入式系统
推荐一个卖开发板的好商家
本人要做FPGA,想买个板子,不知道哪个商家的板子质量和服务,资料齐全。希望大家给点建议,祝大家天天开心!...
870027359 FPGA/CPLD
普通程序员和高级程序员有什么差别?
从思维和习惯角度看,普通程序员和高级程序员的差别主要体现在以下四个方面: 一、编程思维差别 普通程序员在收到新需求的第一反应大多不是思考,而是吐槽“为什么又要改需求, ......
huaqingyuanjian 聊聊、笑笑、闹闹
我在EVC下创建了一个基于担文档的工程,工程目的是对串口数据缓冲区的读写操作,在读取时读取数据比较多,一个屏幕显示不了,因为我的视类是继承CScrollView
void CSuper_TerminalView::OnDraw(CDC* pDC) { CSuper_TerminalDoc* pDoc = GetDocument(); ASSERT_VALID(pDoc); // TODO: add draw code for native data here CRect rect; Ge ......
winner123 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1380  227  2140  1909  1170  39  38  33  4  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved