电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DA982M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 982MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DA982M000DGR概述

CMOS/TTL Output Clock Oscillator, 982MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DA982M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率982 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
从CC2530到 CC2530+CC2591 程序修改请教
从CC2530 到 CC2530+CC2591从CC2530 到 CC2530+CC2591 程序中除了将 #define xHAL_PA_LNA 改为 #define HAL_PA_LNA。还有什么地方需要修改的啊?我用的是点对点的基础实验试的。...
chinalyne 无线连接
求无线点菜系统,报酬从优
求无线点菜系统,报酬从优...
wisyjt 嵌入式系统
电流测量技术
电流表检测通过其输入端(讳输入端之间接近于短路)的电流。常用电流表必须与待测电路或器件相串联,使电流既流过仪表又流过测试电路。进行电流测量有两种基本技术,即在线检测法和磁场 ......
gooxian 测试/测量
【TI首届低功耗设计大赛】时钟和看门狗
继续前文的说。 楼主首先研究了FR5969的时钟系统。根据手册,大家可以知道,小狼它有着这样的时钟树—— 173418 只是截个图而已,大家可以找原版,更清晰。 在这里面,对于楼主来说,能 ......
sjtitr 微控制器 MCU
EP4CE6E22C8芯片的背面一个方形焊盘作用
我之前看了FPGA开发板原理图发现EP4CE6E22C8芯片标注了145个引脚,当时没在意以为原理图画错了,之后发现EP4CE6E22C8芯片的背面有一个方形焊盘,这是不是145号引脚接地啊?它起什么作用,如果不 ......
18772964987 PCB设计
LED电子屏用料及成本计算器 V2010.6
51450...
西点 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 517  1701  2755  2622  1029  4  15  56  53  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved