电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA1290M00DG

产品描述LVDS Output Clock Oscillator, 1290MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA1290M00DG概述

LVDS Output Clock Oscillator, 1290MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA1290M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1290 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
最后一天!Beetle ESP32-C3免费测评赶紧上车
>>>>>最后一天!Beetle ESP32-C3免费测评赶紧上车! 测评开发板介绍 Beetle ESP32-C3 (RISC-V芯片) 基于ESP32-C3的小体积主控,集成充电管理,适用于物联网项目 ......
okhxyyo 无线连接
红外遥控器控制舵机
我是用mega128芯片的,想用红外遥控器控制两个舵机,分别按四个按键,分别对应舵机的正转180和反转180,遥控器是用标准的38K调制频率,求一例程进行学习…… 小弟感激各位大神,小弟是初学者, ......
零解 Microchip MCU
如何设置datagrid控件的列的宽度
大家好,我的开发环境是VB.NET FOR POCKET PC,请问我使用的DATAGRID控件中,如何设置它的每列的宽度呢?    在FOR WIN200中比较容易,但在POCKET PC中好象很多函数都没有了,请大家帮帮我 ......
huhongfeng 嵌入式系统
函数信号发生器
本帖最后由 paulhyde 于 2014-9-15 03:41 编辑 函数信号发生器 ...
songping97629 电子竞赛
SVPWM原理、实现、仿真分析
本帖最后由 瓜弟 于 2019-12-27 19:18 编辑 本贴主要介绍SVPWM的实现与仿真分析。 在电机控制中,我们希望使用一个特定的空间磁场向量,来“拉”动转子,SVPWM技术使我们可 ......
瓜弟 电机控制
一个关于AD7891的问题
有人用过AD7891吗?资料上说,AD7891对一个通道采样可达到500K,对8个通道逐个采样的采样率可达到62.5K.我是采用并行方式对两路信号轮流采样,可是采样率只能达到3K多一点,请问这可能是什么原 ......
huabuaa 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 470  2614  2320  1188  2755  38  41  13  32  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved