电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V256SA20YG8

产品描述Cache SRAM, 32KX8, 20ns, CMOS, PDSO28, 0.300 INCH, ROHS COMPLIANT, SOJ-28
产品类别存储    存储   
文件大小90KB,共8页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT71V256SA20YG8概述

Cache SRAM, 32KX8, 20ns, CMOS, PDSO28, 0.300 INCH, ROHS COMPLIANT, SOJ-28

IDT71V256SA20YG8规格参数

参数名称属性值
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOJ
包装说明0.300 INCH, ROHS COMPLIANT, SOJ-28
针数28
Reach Compliance Codeunknown
ECCN代码EAR99
最长访问时间20 ns
I/O 类型COMMON
JESD-30 代码R-PDSO-J28
JESD-609代码e3
长度17.9324 mm
内存密度262144 bit
内存集成电路类型CACHE SRAM
内存宽度8
湿度敏感等级3
功能数量1
端口数量1
端子数量28
字数32768 words
字数代码32000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织32KX8
输出特性3-STATE
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码SOJ
封装等效代码SOJ28,.34
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
座面最大高度3.556 mm
最大待机电流0.002 A
最小待机电流3 V
最大压摆率0.085 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Matte Tin (Sn) - annealed
端子形式J BEND
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度7.5184 mm

文档预览

下载PDF文档
Lower Power
3.3V CMOS Fast SRAM
256K (32K x 8-Bit)
Features
Description
IDT71V256SA
Ideal for high-performance processor secondary cache
Commercial (0°C to +70°C) and Industrial (–40°C to +85°C)
temperature range options
Fast access times:
– Commercial and Industrial: 10/12/15/20ns
Low standby current (maximum):
– 2mA full standby
Small packages for space-efficient layouts:
– 28-pin 300 mil SOJ
– 28-pin TSOP Type I
Produced with advanced high-performance CMOS
technology
Inputs and outputs are LVTTL-compatible
Single 3.3V(±0.3V) power supply
The IDT71V256SA is a 262,144-bit high-speed static RAM organized
as 32K x 8. It is fabricated using IDT’s high-performance, high-reliability
CMOS technology.
The IDT71V256SA has outstanding low power characteristics while
at the same time maintaining very high performance. Address access
times of as fast as 10ns are ideal for 3.3V secondary cache in 3.3V
desktop designs.
When power management logic puts the IDT71V256SA in standby
mode, its very low power characteristics contribute to extended battery life.
By taking
CS
HIGH, the SRAM will automatically go to a low power standby
mode and will remain in standby as long as
CS
remains HIGH. Further-
more, under full standby mode (CS at CMOS level, f=0), power consump-
tion is guaranteed to always be less than 6.6mW and typically will be much
smaller.
The IDT71V256SA is packaged in a 28-pin 300 mil SOJ and a 28-pin
300 mil TSOP Type I.
Functional Block Diagram
A
0
ADDRESS
DECODER
A
14
262,144 BIT
MEMORY ARRAY
V
CC
GND
I/O
0
INPUT
DATA
CIRCUIT
I/O
7
I/O CONTROL
CS
OE
WE
,
CONTROL
CIRCUIT
3101 drw 01
JUNE 2012
1
©2012 Integrated Device Technology, Inc.
DSC-3101/09
大家小时候的照片有什么不同吗?
223586 你们有本事晒出来更酷的小时候的照片么? :loveliness: ...
ardtek 聊聊、笑笑、闹闹
求助:使用Altera Monitor 编译cortex-a9程序时,数学库报错
我已经加入的头文件math.h #include "BDS_ISR.h" #include "sopc.h" #include "Uart.h" #include 程序如图 258430 编译报错 E:/DE1_SoC_Workspace/DE1_Soc_B1_B2_hps_v1.0/Monit ......
wugz89 FPGA/CPLD
太阳能电池板对蓄电池充电,请大家帮忙看看
太阳能电池给蓄电池充电,为啥要搞两个MOS管啊?防止反接,直接把后面的MOS用一个二极管不就ok吗?这样的电路用两个MOS 的意义何在啊 箭头指向接蓄电池的正级。 ...
零下12度半 电源技术
[ESP32-Audio-Kit音频开发板测评]四、安装Arduino环境并点灯
Arduino环境,有的看官叱之以鼻,总认为是下九流的事,难登大雅之堂。没有么????反正我以前是这么认为。 但现在我反转了。我觉得我得从新做人了。 这就同现在的芯片一样,以前我 ......
ddllxxrr 无线连接
28335的ADC与DMA的问题
我的在做直流电机控制,ADC采集的是电压。硬件只接了一个ADCINA0。 问题1:ADC采样之后存放在结果寄存器中和存放在DMA中的区别是什么啊? 2:我只有一个采集信号,配置ADC时 ,以下配置可 ......
lvjian 微控制器 MCU
一个与非门一端接使能端E另一端P.1,P1.2问用汇编怎样编写这种状态
大侠帮忙!!!!!!!!!...
asdfgghjkllpo 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 367  705  1588  1206  1210  1  31  45  4  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved