电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC31M0000DG

产品描述LVPECL Output Clock Oscillator, 31MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AC31M0000DG概述

LVPECL Output Clock Oscillator, 31MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC31M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率31 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
步进电机怎么接线
想写个代码控制步进电机的,让它转10000转,可是拿到电机时候彻底懵了,六个引脚GND,A+,A-,B+,B-,VCC。 1.脉冲给A+,那么A-是不是就应该接地呢? 2.只接GND,A+,A-,VCC这四个引脚,电机会不会 ......
刘123 电机控制
2015年年终总结--韬光养晦
即将过去的2015年,工作中经历了很多变化,需要在技术的道路上,默默前行。本身是做汽车电子的,2015年的汽车电子真是大事不断,下到芯片厂商的并购重组(飞思卡尔与NXP合并,据说英飞凌也要有 ......
zorro0401 聊聊、笑笑、闹闹
那位大侠能提供ipaq 6900 SDK
进来想在6915上面写一个用到GPRS的程序 急需6900系列sdk 不知道哪位大侠有,能给我用下么? mail:starmanwt@sina.com 先谢谢了...
dlj0521 嵌入式系统
cadence怎么高亮一整条网络?
cadence里面我点网络只能点亮网络上的一段线段,如果我想把整个5V0_mos网络点亮怎么该怎么操作?:congratulate: ...
天天1 PCB设计
CCS .cmd 和 rts430x.lib"问题
开始在CCE 版本编译没问题 用了很久 现在将将CCE3.1 中的工程导入到CCS5.4中! 提示:error: cannot find file "rts430x.lib" "C:/ti/ccsv5/tools/compiler/msp430_4.1.5/bin/cl430" --sy ......
qweeic 微控制器 MCU
打开CCS时遇到这错误,求解,现在打不开了呀
打开CCS时遇到这错误,求解,现在打不开了呀,如图271093 大神有遇到过这问题不? ...
火火山 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 258  1469  1054  2596  559  32  12  16  51  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved